[VHDL] Digital stop watch[디지털 스톱 워치] 설계 소스 - 키트와 쿼터스를 이용

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2014.03.26 / 2019.12.24
  • 11페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 2,000원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
하고 싶은 말
공학계열 레포트 자료 입니다.
감사합니다.
본문내용

1. 수행 목적

Digital Stop Watch는 정확하게 시간을 멈출 수 있고, 시간을 숫자로 표시해 주기 때문에 보기 쉬운 장점이 있어 Analog에 비해 활용도가 높고 Digital 시계가 익숙한 현 세대에 더욱 선호되는 편이다. 이번 프로젝트 설계를 통해 학기 동안 배웠던 VHDL 문법을 복습하고, 나아가 더 복잡한 구조를 해석하고 설계할 수 있는 능력을 기를 수 있으며 키트의 세그먼트 활용과 클락 신호를 다루는 능력을 기를 수 있을 것이다.


2. 설계 일정
설계 구조
소스 자료 검색
코딩
시뮬레이션 분석
보고서 작성

3. 수행 내용

▼ 프로젝트 소개

- 키트의 Segment에 시간을 Display하고, Button switch로 control
- 시간, 분, 1/100초 단위까지 있어서 세밀하게 시간을 측정할 수 있다

자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • 실험4 Digital_Clock 프로젝트 보고서
  • Digital Clock 설계 지시사항 Project : Digital Clock 설계Microprocessor 실험 및 설계1. 실험 목적Microprocessor 실험 및 설계 과목에서 배운 내용들을 활용하여 AVR Processor 기반 Microcontroller Unit인 ATMEGA 128 라이트 모듈로 Digital Clock, Stop Watch, Alarm, Down Count Timer를 구현하고 그 동작 및 기능을 분석하고 이해한다.2. 기능총 4가지 Mode가 존재하며, Button 1을 이용하여 Mode를 변경할 수 있다.Mode 0 : Digital Clock가장 기본적인 기능으로써 Timer를 이용한 디지털 시계이다.Mode 1 :

  • [[AVR 스탑워치(StopWatch) 만들기]]AVR스탑워치,초시계,디지털초시계,atmega128,회로도,소스코드,동작원리,스톱워치,타이머
  • 워치를 제어하기 위해 Start, Stop, Reset 기능의 tact switch를 장치하였다. 외부풀업저항을 사용하지 않고 MCU 내부 Pull-up 저항을 사용했다. Start와 Stop 기능은 전체 인터럽트를 제어하고, Reset은 변수값과 세그먼트 디스플레이를 초기화시켜서 구현했다.FILE:결과,회로도.zipFILE:결과/Presult 2.jpgFILE:결과/Presult.jpgFILE:결과/Vresult.3gpFILE:회로도/stopwatch.PDFPEN1PE0 (RXD0/(PDI)2PE1 (TXD0/PDO)3PE2 (XCK0/AIN0)4PE3 (OC3A/AIN1)5PE4 (OC3B/INT4)6PE5 (OC3C/INT5)7PE6 (T3/INT6)8PE7 (IC

  • 디지털 논리 설계 - Altera Max+plus II 스탑워치 설계
  • STOP이 1일때 시간증가모드,0일때 정지모드 전환결 과시뮬레이션CLR가 0이 되면 모든 출력값은 0으로 리셋결 과시뮬레이션59.99초에서 00.00초로 순환결 과시 연이번 설계과제는 이론으로만 배웠던 디지털 회로를 이용하여 실생활에 사용할 수 있는 하드웨어를 구현하는 것이었습니다. 저희는 고민 끝에 간단한 스톱워치를 구현하기로 결정하고 앞에서 보신 바와 같이 구현해 보게 되었습니다. 다만, 각 카운터의 출력 파형만을 확인한 점이 아쉬웠습

  • [졸업][경영정보] 스마트카드의 실태분석에 관한 연구
  • 디지털 시스템으로 발전했다.한국에서는 CDMA 디지털 시스템을 채택하여 세계에서 처음으로 상용화 서비스에 시작했다. 또한 세계는 점점 단일 서비스 권으로 바뀌었다. 세계 디지털 이동전화 시스템을 살펴보면 한국 CDMA 유럽 GSM, 미국 CDMA와 TDMA, 일본 PDC 등이 공존하고 있다. 이러한 Air Interface가 서로 다른 시스템간의 로밍이 필요한데 이것의 효율적인 실현은 스마트 카드를 이용하는 것이다. 스마트카드의 장점을 최대한 살려서 다양한 응용서비스(Pr

  • [통합설계] RC(Radio Control)헬기 제작 설계
  • 설계 기본 개념4.1 구현 시스템 동작 개요4.1.1 H/W Block Diagram 그림 19. H/W Block Diagram4.1.2 S/W Block Diagram그림 20. S/W Block Diagram5.0 설계 세부 사항5.1 부품 ListClassQuantityDescription2ATmega128 -16AU AVR 마이크로 컨트롤러 2.54Header Pin이 양쪽으로 32핀씩 배치 5V 레벨로 UART통신 가능UART0, UART1ISP 커넥터, 16Mhz X-tal, Reset S/W전원 LED 내장 크기 : 47mm * 47mmATmega12817000\1최대 ±300도/s 각속도 검출SPI 인터페이스 (5V, 3.3V를 사용자가 선택할 수 있음)5V 단일 전원으로 동

오늘 본 자료 더보기
  • 오늘 본 자료가 없습니다.
  • 저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.
    사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
    개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
    copyright (c) 2003 reoprtshop. steel All reserved.