[실험] 연산증폭기의 원리 및 특성 실험
- 등록일 / 수정일
- 페이지 / 형식
- 자료평가
- 구매가격
- 2009.10.30 / 2019.12.24
- 2페이지 / hwp (아래아한글2002)
- 평가한 분이 없습니다. (구매금액의 3%지급)
- 500원
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
1
2
추천 연관자료
- 하고 싶은 말
- 연산증폭기의 원리 및 특성 실험
- 목차
-
1.실험 제목
2.실험 내용
3.필요 장비 및 부품
4.이론
5.실험 방법 및 실험 순서
- 본문내용
-
1.실험 제목
연산 증폭기의 특성 및 사용법을 이해하고 연산 증폭기를 이용한 응용으로 반전,비반전,가산회로의 구성 및 실험을 통해 아날로그 신호의 증폭 방법을 숙지한다.
2.실험 내용
연산 증폭기의 측정과 연산 증폭기의 응용으로 반전 증폭,비반전증폭 가산기 회로를 구성하고 실험한다.
3.필요 장비 및 부품
*오실로스코프
*함수 발생기
*DC 전원공급기
*연산 증폭기(741)
*저항(3kΩ ,10kΩ ,20kΩ ) 및 콘덴서(0.1μF)
4.이론
이상 연산 증폭기의 회로 모델
연산 증폭기는 단일 실리콘 웨이퍼에 많은 개별적인 전자 회로를 집적시켜 놓은 집적회로(integrated circuit)이다 . 연산 증폭기는 이상적인 증폭기와 이상적인 회로 소자의 특성에 기초한 가산 ,필터링,적분등 많은 작업을 수행할 있다. 집적회로 형태의 연산 증폭기의 출현으로 현대 전자 공학에 새로운 시대가 도래되었다 최초의 IC op-amp 의 도입후, 전자계장의 많은 응용 분야에 있어서 개별 소자 대신에 집적회로를 사용하여 회로를 설계하는 것으로 경향이 바뀌었다. 이것은 특히 전자 공학을 전공하지 않은 엔지니어가 주로 관련되는 응용 분야인 계장 및 전기 신호의 처리에 있어서 더욱 두드러진다.
자료평가
-
아직 평가한 내용이 없습니다.