[A+] 디지털공학실험 JK 플립 플롭
- 등록일 / 수정일
- 페이지 / 형식
- 자료평가
- 구매가격
- 2024.02.21 / 2024.02.21
- 8페이지 / hwp (아래아한글2002)
- 평가한 분이 없습니다. (구매금액의 3%지급)
- 2,500원
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
1
2
3
4
5
6
7
8
추천 연관자료
- 하고 싶은 말
-
▶ A+받은 레포트 입니다.
▶ 레포트 작성에 도움이 되셨으면 좋겠습니다.
▶ 반드시! A+ 학점 받으시길 바랍니다!
- 목차
-
Ⅰ. 실험 개요 및 목적
Ⅱ. 실험 기구
Ⅲ. 관련 이론
Ⅳ. 실험 방법
- 본문내용
-
JK 플립 플롭
Ⅰ. 실험 개요 및 목적
동기 및 비동기 입력 방식을 포함한 JK 플립플롭의 다양한 구성에 대한 시험
토글 모드에서 주파수 분할 특성 관찰
JK 플립플롭의 전달 지연 특성 측정
Ⅱ. 실험 기구
7476 dual J-K
LED 적색, 녹색,황색 각 1개
330Ω 3개
1.0K Ω 4개
4비트 DIP 스위치 1개
Ⅲ. 관련 이론
D 플립플롭 : D 플립플롭은 클럭의 액티브한 에지에서만 상태가 변경되는 에지-트리거 소자이다. 셋과 리셋만 가능하며 래치로 사용할 수 없다.
SR 플립플롭: SR 플립플롭은 입력 조건에 제한이 있다. (S,R =1 , Q = undefined)
JK 플립플롭: JK 플립플롭은 클럭드 S-R 플립플롭과 기본적으로 유사하며, 상태를 반대로 변환하는 토글 모드를 가진다.
PRE와 CLEAR는 비동기 입력으로 CLK, JK입력에 상관없이 출력에 영향을 준다.
PRE는 셋을하고, CLEAR는 리셋을 한다.
예를 들어 PRE = 1이면 Q = 1, CLEAR = 1이면 Q = 0이 된다.
둘다 0이면 JK의 동기입력에 따른 출력 Q가 나오지만
반면 둘다 1이면 Q의 상태를 알수 없다.
Ⅳ. 실험 방법
실험순서1. (PRE와 CLR 입력 관찰)
1. 그림 17-2(a)와 같이 회로를 구성한다.
2. PRE와 CLR에 HIGH (비활성 레벨)을 설정한다.
3. J 단자에 논리 1을, K 단자에는 논리 0을 연결하여 셋 모드로 설정한다.
4. 클럭을 LOW (not active)로 놓고 PRE와 CLR에 각각 논리 0을 동시에 설정하여 이들이 미치는 영향을 검사한다.
5. Preset과 Clear 입력이 동기인지 비동기인지 확인한다
자료평가
-
아직 평가한 내용이 없습니다.
오늘 본 자료
더보기
최근 판매 자료
- 물리화학 보고서- Conjugation 염료의 흡수 스펙트럼
- 일반물리학 실험 - 일과 에너지 결과보고서
- 디지털 회로 실험 및 설계 - ADC(Analog to Digital Converter) 실험 1
- [도로교통] 도로 폭에 따른 구간 내 LOS 분석
- [나노기술]나노기술의 정의와 응용분야 및 발전방향(A+레포트)★★★★★
- [도로교통] 도로 폭에 따른 구간 내 LOS 분석
- [창의공학] 계단 오르는 유모차 문제점 및 해결방안
- 모발 염색의 종류와 원리
- [조경실무]조경실무 - 도시경관의 문제점과 발전방향
- 바이오인포매틱스(생물정보학)개념, 바이오인포매틱스(생물정보학)정보과학적기법, 바이오인포매틱스(생물정보학)현황, 바이오인포매틱스 과제
저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.