[디지털 시스템 설계 및 실험] 4bit ripple counter

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2013.12.23 / 2019.12.24
  • 3페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,000원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
하고 싶은 말
본문내용
실험결과

1. JK 플립플롭 제작
코딩module jk(J,K,C,Q,Q_);
input J,K,C;
output Q,Q_;
wire J1,NK,K1,D;
wire NC;
not (NC,C);
dppr dppr0(D,NC,Q,Q_);
and (J1,J,Q_);
not (NK,K);
and(K1,NK,Q);
or (D,J1,K1);

endmodule

시뮬레이션

C가 네이티프 엣지 일 때 J,K에 따라 Q,Q_의 값이 바뀐다.



2. 4bit Ripple Counter 제작
코딩
module counter(J,C,Q,reset);
input J,C,reset;
output [3:0]Q;
not (NJ,J);
wire NJ;


jk jk0(NJ,NJ,C,Q[0],,reset);
jk jk1(NJ,NJ,Q[0],Q[1],,reset);
jk jk2(NJ,NJ,Q[1],Q[2],,reset);
jk jk3(NJ,NJ,Q[2],Q[3],,reset);
endmodule
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • [컴공]Risc란 무엇인가
  • 설계, 후지쯔가 반도체 칩을 제도하며 조립 및 시스템 생산을 TI가 담당한다는 것이다. 후지쯔의 참여는 아시아 시장에 주력하려는 썬의 전략으로 보인다.썬의 미래에 대해서는 설왕설래가 많다. 썬이 80년대 초 IBM의 PC전략과 차이가 있다는 것은 분명하다. IBM은 PC영역을 적극방어하지 않고 오히려 산업표준화란 명분으로 전면 공개했으나 썬은 처음부터 방어전력에 대단한 신경을 쓰고 있다. 스팍 라이선스 공개 역시 「공격이 최선의 방어」라는 전술

  • 정보기기운용기능사 필기 요점정리
  • 및 처리시스템분석→입출력설계→순서도작성→프로그래밍 언어 선정→코 딩→프로그램의 입력→디버깅→프로그램 테스트→실행2. 프로그램언어의 요건단순하고 응용이 용이한 언어3. 프로그래밍 언어의 분류* 상업용 언어 : COBOL* 과학계산용 언어 : FORTRAN* 시스템 프로그래밍 언어 : C* 명령언어(컴퓨터 사용자와 운영 체제 사이에서 교량역할을 하는 언어)-아직 표준화된 언어는 없다* 대화형언어 : BASIC* 절차적언어 : 고급언어* 비절차적언어(

  • 디지털 시스템 설계 및 실험 - 4bit Adder & Subtractor
  • 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고서디지털 시스템 설계 및 실험 KECE210 전기전자전파 공학부실험제목①4bit Adder & Subtractor 실험목표①Half adder 와 Full-adder를 구성한다.②Half adder 와 Full-adder를 이용하여 4bit Adder & Subtractor를 코딩한다.실험결과4bit adder 코딩과 시뮬레이션0100+1000=1100 0011+1000=10114bit Subtractor 코딩과 시뮬레이션1000-0101=00114bit adder+Subtractor 의 코딩, 시뮬레이션0010-0010=0 0001+0010=

  • [정밀기계공학] 마이크로프로세서를 이용한 디지털 온도계 제작
  • 목 차 Ⅰ 실험 과제 p.2ⅰ) 실험 목표ⅰ) 학습 목표 Ⅱ 선행 과정 p.2ⅰ) 메카트로닉스1(라인트레이서 제작)ⅰ) 메카트로닉스2(Counter 제작)Ⅲ 하드웨어 및 소프트웨어 구성 p.2,3ⅰ) 하드웨어 구성ⅰ) 소프트웨어 구성Ⅳ 디지털 온도계 system 동작 원리 p.3ⅰ) 전반적인 시스템 동작 개요도ⅰ) 세부 과정Ⅴ 설계 과정 - p.4,5ⅰ) 온도센서 비반전증폭회로 제작ⅱ) 마

  • [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현
  • 실험 보고서실험일자2004년 10월 25일실험자이광훈실험조10조공동실험자1. 실험목적⇒ 디지털 시계 구현을 통해 디지털 시스템 설계 능력을 배양하자.⇒ 규모가 있는 실제 응용회로 구현을 통해 simulation & verification의 중요성 이해.2. 사용 부품 및 계측기⇒ 알테라(Altera)3. 이론적 내용 및 모의실험① 카운터 설계 MOD-3 카운터왼쪽 그림은 MOD-3 카운터의 회로도이다.카운터의 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW를 입력하고 UP입력단에

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.