디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS IF 실험 1
- 등록일 / 수정일
- 페이지 / 형식
- 자료평가
- 구매가격
- 2023.09.22 / 2023.09.22
- 17페이지 / hwp (아래아한글2002)
- 평가한 분이 없습니다. (구매금액의 3%지급)
- 3,000원
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
추천 연관자료
- 하고 싶은 말
-
디지털 회로 실험 및 설계 강의에서 쓴 실험 보고서 입니다.
이걸로 이번 강의 에이쁠 맞았습니다. 같이 화이팅해요!
- 목차
-
1. 실험목표
2. 관련이론
3. 데이터 시트
4. PSpice 시뮬레이션
- 본문내용
-
1. 실험목표
⚫ 기본 논리 Gate인 AND, OR, NOT Gate의 사용법을 숙지하고, TTL과 CMOS IC Interface시에 주의점에 대하여 실험을 통하여 확인하고 검증한다.
2. 관련이론
2.1 소개 및 기초 이론
⚫ 논리 함수를 전자회로로 구현한 디지털 IC를 흔히 논리 게이트(Logic Gate)라고 한다. 이는 논리에 따라 디지털 IC가 게이트를 열어 1(High)를 출력하거나, 게이트를 닫아 0(Low)을 출력하는 동작을 특징적으로 나타낸다. 전자적으로 ‘1’은 5[V]이고, ‘0’은 0[V]이다.
⚫ AND 게이트
- AND 게이트는 AND 논리를 전자회로로 만든 것으로, 2개 이상의 입력 단자와 1개의 출력 단자를 가지고 있다. AND 논리는 논리곱을 말하며, 모든 입력이 1일 때 1이 출력된다. (예를 들어, 스위치를 닫을 때를 1이라 하면 어느 하나의 스위치라도 닫지 않으면 LED는 켜지지 않는 논리이다.)
- A = 1, B = 1일 때 출력 X = 1 이고, 그 밖의 경우에 X = 0이다.
- AND 게이트의 논리식은 X = AB 또는 X = A•B로 표시하며, 'A and B'로 읽는다.
자료평가
-
아직 평가한 내용이 없습니다.