[A+ 4.5 예비레포트] 기초전자공학실험 - JFET 특성, JFET 바이어스 회로(PSpice 포함)

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2021.04.21 / 2021.04.21
  • 8페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,000원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
하고 싶은 말
[A+ 4.5 예비레포트] 기초전자공학실험 - JFET 특성, JFET 바이어스 회로(PSpice 포함)
본문내용
1. FET(Field-Effect Transistor)
FET는 전계효과 트랜지스터라고 부르며 이전에 배웠던 BJT와 약간 다른 특성을 가진다. 먼저 Biopolar의 전류제어형 소자이고 컬렉터, 베이스, 이미터로 이루어진 BJT와 달리 FET는 Unipolar의 전압제어형 소자에 게이트, 드레인, 소스의 3단자로 이루어져있다.
FET의 종류에는 JFET, MOSFET, MESFET 등이 있고, MOSFET는 공핍형과 증가형으로 구분된다. 특성으로는 높은 입력임피던스를 가지는 것과 온도 변화에 안정적, 전압 이득이 적은 것, 주파수 특성이 좋지 않다는 것 등이 있다.
참고문헌
http://www.ktword.co.kr/abbr_view.php?m_temp1=4049
http://cherryopatra.tistory.com/130
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • [전자] 디지털실험 레포트
  • 회로가 우 쉬프트 레지스터이므로 각 플립플롭에 저장된 데이터를 오른쪽으로 이동시켜서 y단자로 직렬출력을 얻게 할 수도 있다. 따라서, 이러한 쉬프트 레지스터는 직렬입력을 직렬 또는 병렬출력으로 병렬입력을 직렬 또는 병렬출력으로 내보낼 수 있게 된다. 병렬입출력형 쉬프트 레지스터실험 방법1. SN7474를 이용하여 의 회로를 구성하라. 먼저 PRESET 단자를 잠시 0으로 하였다가 1로 놓아라. 데이터 입력 스위치 S1의 출력을 SI

  • 한국전력공사 자기소개서 자소서 0k
  • 전자, 일반사무, 기획전략경영, 연구실험기술 생산직 경영기획을 등록해 놓았으니 이 분야에 취업하고자 하는 분들은 잘 참고하시어 취업에 합격의 기쁨을 누리기를 바란다.1. 한국전력공사 자기소개서 자소서 발전기1) 지원분야에 필요한 직무능력을 습득하기 위해 받은 학교교육 또는 직업교육에 대해 기술하십시오. (분야, 과목명, 주요내용, 성과 등 / 온라인 교육 포함)탄탄한 기초지식전자전기공학을 전공하여 기초 과목인 회로이론, 전

  • 자주 사용하는 회사서식 및 계약서 등 샘플서식 2300종
  • 포함하거나 인용할 것 d) 안전하고 올바른 사용에 필수적인 제품 의 특성을 규정할 것7.3.4 Design and development reviewAt suitable stages, systematic reviews of design and development shall be performed in accordance with planned arrangements (see 7.3.1)a) to evaluate the ability of the results of design and development to meet requirements, andb) to identify any problems and propose necessary actions.Participants in such reviews shall include representatives of functions concerned with the design and development stage(s) being reviewed. Records of the resul

  • [A+ 4.5 예비레포트,PSpice포함] 기초전자공학실험 - 공통 이미터 증폭기의 주파수 응답
  • Pspice에서 커서 두 개를 사용하여 이득값을 이용하여 증폭기의 대역폭을 구하라.7. 로그이득 DB(V(OUT)/V(IN))의 그림을 그려라.8. 로그 중간대역이득이 중간대역이득과 같은가?9. 모의실험 데이터를 실행데이터와 비교하라. 두 데이터 간의 차이가 있는 경우 그 차이를 설명하라.출처Robert L. Boylestad, Louis Nashelsky, “기초 전자회로 실험“, 인터비젼http://asic.postech.ac.kr/3.Class/1.Classes/04332/exp12.pdfhttp://terms.naver.com/entry.nhn?docId=1619690&cid=50373&categoryId=50373http://p

  • [A+ 45 예비레포트,PSpice포함] 기초전자공학실험 - 차동 증폭기 회로
  • 회로를 변경하라.11. 시간 영역(과도) 해석을 되풀이하라.12. V(OUT1)과 V(OUT2)의 Probe 출력을 구하라. 매끈한 파형그림을 얻으려면 Maximum print step을 0.01us로 설정하라.13. 이들의 크기와 상대적인 위상차를 구하라.답 : 같은 크기를 갖고 위상차는 0°이다.14. 증폭기의 공통모드이득은 얼마인가? 단계 9에서 정의한 것과 똑같은 전압비율을 정의로 사용하라.답 : A V `=` V o over V i `=` 0 over 1V `=`0출처전자회로 11판, Robert L. Boylestad, Louis Nashelsky 지

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.