예비보고서(#1)_기본논리게이트

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2020.12.03 / 2020.12.03
  • 7페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,500원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
하고 싶은 말
홍익대,디지털논리회로,디지털,논리회로,실험(1)
본문내용
1. 목적
이 장에서는 기본논리게이트인 NOT, AND, OR, NAND, NOR, XOR 게이트의 각각의 특성과 이들을 활용한 다양한 형태의 게이트를 알아보고, 이를 실험을 통해 확인해본다.


2. 관련이론
디지털 시스템의 회로를 구성하는 가장 기본적인 요소는 두 개의 입력과 한 개의 출력을 가진다. 주어진 어떤 순간에 모든 단자는 두 개의 조건 중 하나인데, 이것을 서로 다른 전압으로 표현하면 전압이 높음(1)과 낮음(0)이다. 0과 1로 대변되는 논리대수에 의한 연산을 집적회로 형태로 구현한 논리 게이트(logic gate)이다. 이 회로는 복잡한 논리를 간결하고 정확하게 표현할 수 있어 컴퓨터 등에 이용된다. 이러한 논리대수의 기본이 되는 게이트로는 AND, OR, NOT, NAND, NOR 등 모두 여섯 가지 종류가 있으며, 이들의 조합으로 다양한 형태의 게이트가 만들어진다.
참고문헌
※ 참고문헌
- http://hanbitbook.co.kr/web/sample/1477/sample_chapter02.pdf
- 네이버 지식백과,
http://terms.naver.com/entry.nhn?cid=2915&docId=1603636&mobile&categoryId=2915
- 「디지털공학실험」p21-27
3. 실험순서
(1) 디지털 실험기판 위에 7408 AND 게이트를 이용하여 논리게이트 실험회로 (a)를 구성하고 데이터 스위치 (data switch) SW1과 SW2를 각각 A, B에 연결하고, SW1과 SW2를 low(0), high(1) 로 변환시키면서 오실로스코프를 사용하여 X의 출력 전압을 측정하여 표 1 에 기록하고, 이 전압이 low인지 high 인지 판독한다.
(2) 7432 OR 게이트, 7400 NAND 게이트, 7402 게이트, 7486 XOR 게이트를 이용하여 논리게이트 실험회로 (b), (c), (d), (e)를 구성하고 절차 (1)을 반복하여 표 1 을 완성한다.
(3) 7400 NAND 게이트와 7402 NOR 게이트를 이용하여 각각 회로 (f), (g)를 구성하고 그 각각에 대해서 절차 (1)을 반복하여 표 2에 기록한다.
(4) 7404 NOT 게이트, 7408 AND 게이트, 7432 OR 게이트를 이용하여 XOR 등가회로 (h)를 구성하고 절차 (1)을 반복하여 표 3에 기록한다.
(5) 7400 NAND 게이트를 이용하여 XOR 등가회로 (i)를 구성하고, 절차 (1)을 반복하여 표 3에 기록한다.
(6) 7402 NOR 게이트 두 개를 이용하여 XOR 등가회로 (j)를 구성하고, 절 (1)을 반복하여 표 3을 완성한다.
(7) 7486 XOR 게이트를 이용해서 패리티 확인회로 (k)를 구성하고 절차 (1)을 반복하여 표 4에 기록한다.
(8) 7404 NOT 게이트를 이용해서 회로도 (1)을 구성하고 스위치 SW1을 A에 연결한 후, SW1을 0과 1에 두고 X1 ~ X6의 논리 상태를 측정하여 표 5에 기록하고, 오실로스코프의 두 채널을 모두 사용하여, 그림 1에 A와 X6의 두 파형을 도시하고, 그 사이의 전파 지연을 측정한다.
* 그림 1, 표 1~5 →「디지털공학실험」p35-37
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • [A+] 일반 논리게이트 응용 예비보고서
  • REPORTA+일반 논리게이트 응용< 일반 논리 게이트 응용 >예비보고서< 목차 >1. 실험 목적2. 이론3. 실험 내용4. 예비 보고GoBack < 실험 목적>OR Gate, AND Gate, NOT Gate, NAND Gate, NOR Gate, XOR Gate 와 같이 논리회로에서 기본이 되는 게이트들의 기본논리 및 이론, 그리고 동작원리를 공부하고 이해한다.특히 이번 3주차에서는 NAND Gate, NOR Gate, XOR Gate에 대하여 집중적으로 실험하고 동작원리를 이해할 목적이다.또한, 이러한 논리게이트들을 이용하여 논리식을

  • 전자공학 실험 - 논리 게이트의 특성 및 연산회로
  • 게이트의 출력에 흐르는 전류가 없는상태에서의 전압 전달 특성은 와 같다.이때의 잡음 여유폭을 구해보면NMH = VOH - VIH = 3.2VNML = VIL-VOL = 0.6V 저전력숏키 TTL NAND 게이트 전압 전달 특성 게이트의 논리기호 및 논리식 드모르간의 정리3. 예비 문제A. 인버터 논리회로의 전압 전달 특성 곡선과 그 의미를 설명하라.- 인버터 논리회로는 NOT게이트로써, ‘1’의 값을 ‘0’으로, ‘0’의 값을 ‘1’으로 바

  • 4장 각종 Latch와 Flip-Flop 예비
  • 수 있지만, 레벨-트리거드 플립플롭은 동작하는 클럭의 부분을 전부 보아야 출력값을 알 수 있다.다. NOR 게이트를 이용하여 RS 래치를 구성하고 기능표를 구하라.R S Q QL L 유지 유지L H H LH L L HH H - -라. Preset 단자와 Clear 단자의 기능을 설명하고 각 모드별 기능표를 기술하라.☞ 값을 초기화 하는데 사용하며, Preset 단자가 ‘L이 되면 Q는 ’H로 초기화되고, Clear단자가 ‘L이 되면 Q는 ’L로 초기화된다.Preset Clear D QL L X -L H X HH L X LH H L LH H H H

  • 디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS IF 실험 1
  • 디지털회로실험및설계 예비 보고서 #1( 기본 논리 Gate 및 TTL, CMOS I/F 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표⚫ 기본 논리 Gate인 AND, OR, NOT Gate의 사용법을 숙지하고, TTL과 CMOS IC Interface시에 주의점에 대하여 실험을 통하여 확인하고 검증한다.2. 관련이론2.1 소개 및 기초 이론⚫ 논리 함수를 전자회로로 구현한 디지털 IC를 흔히 논리 게이트(Logic Gate)라고 한다. 이는 논리에 따라 디지털 IC가 게이트를 열어 1(High)를 출력하거나, 게이트를

  • [국제정치] 한미동맹의 변화
  • REPORTverticality → horizontality목차제 1장 서론제 1절 보고서의 목적제 2절 분석방법제 2장 한미동맹제 1절 한미동맹의 형성제 2절 동맹의 정의제 3장 한미동맹의 변화제 1절 역대 한국지도자의 대미성향 변화3.1.1 이승만 대통령3.1.2 박정희 대통령3.1.3 전두환 대통령3.1.4 김대중, 노무현 대통령제 2절 한국 사회 정서의 변화제 3절 국제체제의 변화3.3.1 냉전시대3.3.2 탈냉전시대3.3.3 탈탈냉전시대제 4장 결론참고문헌제 1장 서론제 1절 보고서의

오늘 본 자료 더보기
  • 오늘 본 자료가 없습니다.
  • 저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.
    사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
    개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
    copyright (c) 2003 reoprtshop. steel All reserved.