MOSFET Single-Phase Inverter

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2016.01.14 / 2016.01.14
  • 15페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 2,000원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
하고 싶은 말
본 자료는 공업전문대학교 전기공학, 전자공학과의 전력변환실습 과목 강의에 이용되는 자료로서 MOSFET Single-Phase Inverter에 대해 상세하게 설명하였으며, 실습에 꼭 필요한 자료임.
목차
1. 실험 목적
2. 관련 이론
가. 인버터로서 4상한 쵸퍼의 이용
나. PWM과 180도-변조 단상인버터
3. 실험 요약
4. 실험 순서
가. 4상한 쵸퍼를 이용한 직류전력의 교류전력변환
나. 두 개의 MOSFET로 구성한 PWM 단상인버터의 동작
다. 두 개의 MOSFET로 구성된 180도-변조 단상인버터의 동작

본문내용
2. 관련이론

가. 인버터로서 4상한 쵸퍼의 이용

인버터는 직류전력을 교류전력으로 변화하는 장치이다 이 장치는 가변주파수, 가변전압의 단상, 2상, 3상 교류를 만들도록 해 준다. 이와 같은 교류회로망은 다양한 교류전동기 구동에 광범위하게 이용될 수 있다.

단상인버터는 4상한 쵸퍼를 이용해서 달성될 수 있다. 스위칭제어신호의 듀티사이클은 쵸퍼의 출력전압이 정?부의 값 사이에서 주어진 비율에 따라 교번 하도록 변경될 수 있도록 만들어진다. 그림 16-1은 전류형 부하에 연결된 4상한 쵸퍼를 보여준다. 또한, 4상한 쵸퍼의 제어입력에 가해지는 신호와 쵸퍼 출력전압, 전류의 파형을 보여준다.

자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • [실험] RLC 소자의 이해, CMOS-TTL interface
  • 1. 실험 목적 실험1. RLC 소자의 이해(1) CMOS의 동작을 이해한다.(2) CMOS와 TTL의 interfacing 방법에 대하여 이해한다.2. 실험 이론 (1) CMOS의 원리CMOS는 동일한 실리콘 웨이퍼 위에 n-channel, p-channel device가 동시에 만들어질 수 있는 장점을 가지고 있다.기본회로는 inverter로서 에 있는 바와 같이 p-channel FET와 n-channel FET로 구성된다. VDD +3~18V사이이고, low level은 0V, high level은 VDD이다.MOSFET의 특성.① n-channel MOS는 gate-source 전압이 (+)일 때 전도② p-channel

  • CMOS-TTL interface 레포트
  • 실험 1. CMOS-TTL interface1. 실험 목적 (1) CMOS의 동작을 이해한다.(2) CMOS와 TTL의 interfacing 방법에 대하여 이해한다.2. 실험 이론(1) CMOS의 원리: CMOS는 동일한 실리콘 웨이퍼 위에 n-channel, p-channel device가 동시에 만들어질 수 있는 장점을 가지고 있다. 기본 회로는 inverter로서 그림에 있는 바와 같이 p-channel FET와 n-channel FET로 구성된다. VDD는 +3~18V사이이고, low level 은 0V,high level은 VDD이다. MOSFET의 특성을 정리해보면 ① n-channel MOS는 gate-source 전압이 (+)일 때

  • [반도체 공정] High-k 물질
  • MOSFET can be written (using the gradual channel approximation) asWhereW : width of the transistor channel L : channel length μ : channel carrier mobility (assumed constant here) Cinv : capacitance density associated with the gate dielectric when the underlying channel is in the inverted state VG : voltage applied to the transistor gate VD : voltage applied to the transistor drain VT : threshold voltageJustification for sustaining/increasing capacitance(2)It can be seen that in this approximation the drain current is proportional to the average charge across the channel with a pot

  • [전자재료실험] MOS 캐패시터
  • MOSFET게이트에 전압을 인가하지 않을 때 반도체 표면은 p형으로 있으므로, 소스와 드레인 사이에 n+p n+구조로 전류가 거의 흐르지 않는다.그러나 게이트가 충분히 큰 정(+) 전위로 되면 절연층이 용량의 역할을 하므로 p형 Si는 바로 아래에 전자(p형에서는 소수 캐리어)를 모아 표면이 n형으로 반전하므로 n+n n+으로 되어 도전성을 갖는다. 전도형의 변화된 영역을 반전층(invertion layer)이라하고 도전성을 갖는 영역을 채널(channel, 이 경우는 n채널)이라 한다.

  • 전기공학과 전공 면접 자료 & 솔루션 - 전공면접, 전공 PT 면접 대비
  • inverter and the solution as well.Answer)1) RectifierA full-wave rectifier converts the whole of the input waveform to one of constant polarity (positive or negative) at its output. Full-wave rectification converts both polarities of the input waveform to DC (direct current), and is more efficient. However, in a circuit with a non-center tapped transformer, four diodes arerequired instead of the one needed for half-wave rectification. (See semiconductors, diode). Four diodes arranged this way are called a diode bridge or bridge rectifier:For single-phase AC, if the transformer is center-

오늘 본 자료 더보기
  • 오늘 본 자료가 없습니다.
  • 저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.
    사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
    개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
    copyright (c) 2003 reoprtshop. steel All reserved.