전자회로 설계 - MOSFET 차동 증폭기 설계
- 등록일 / 수정일
- 페이지 / 형식
- 자료평가
- 구매가격
- 2014.06.16 / 2019.12.24
- 9페이지 / hwp (아래아한글2002)
- 평가한 분이 없습니다. (구매금액의 3%지급)
- 1,800원
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
1
2
3
4
5
6
7
8
9
추천 연관자료
- 하고 싶은 말
- 열심히 작성하고 좋은 평을 받은 리포트 입니다.
- 목차
-
1. 설계 주제
2. 설계 목적
3. 설계 내용
4. 차동 증폭기란
5. 이론을 사용한 설계
(1) 설계회로
(2) 설계수식
1) 수식
2) 수식
3) 공통모드 이득계산
4) 차동모드 이득계산
5) CMRR 수식
6) MOSFET 트랜지스터 포화상태 확인
6. P-spice를 활용한 설계 시뮬레이션
(1) Trans (공통모드 / 차동모드) 해석
(2) AC sweep (공통모드 / 차동모드) 해석
(3) 이론값들과 시뮬레이션 값 오차비교
(4) 시뮬레이션을 통한 CMRR dB 측정
(5) 시뮬레이션을 통한 포화영역 확인
(6)저항 값 오차 ±10%에 따른 CMRR 크기
7. 결과 및 고찰
8.참고문헌
- 본문내용
-
1. 설계 주제
- 전자회로Ⅱ에서 배운 지식을 활용하여 직접 MOSFET를 설계 해보자.
2. 설계의 목적
- MOS 소자를 이용하여 차동증폭기를 제한조건 내에서 주어진 규격대로 설계하고
CAD Tool(Spice)을 이용하여 설계 내용을 확인한다.
- 잘 모르는 조원들과의 협동 작업을 통하여 친화성과 적응능력을 기르고 P-Spice를 활용하여 이론식으로 풀었던 것이 실제 맞는 것인지 확인하는 기회를 가지며 주어진 설계기준과 마감시간을 준수하여 회사에서 가장 중요한 납기/마감 일자를 지킬 수 있도록 미리 연습해본다.
3. 설계 내용
- 설계 규격
(1) 저항을 부하로 하는 MOS 차동증폭기 설계(기본 구조는 그림 7-48 참조)
(2) CMRR > 20dB
(3) 부하저항 5<<30
(4) 전원 =5~15V(dual power supply)
(5) 트랜지스터 특성 : , ,
(각 트랜지스터의 (W/L)비는 조절 가능)
- 위 설계규격에 맞추어 이론적으로 먼저 설계 이후 P-SPICE 시뮬레이션으로 결과 값과 그 오차 정도를 비교하여 오차 범위 내에 들어가도록 설계 한다.
- 참고문헌
-
(1) 전자회로 핵심 개념부터 응용까지 -저자 : 강문식, 신경욱
1) 6장 전계효과 트렌지스터(FET) 증폭기, 2) 7장 차동증폭기와 다단증폭기
자료평가
-
아직 평가한 내용이 없습니다.
오늘 본 자료
더보기
최근 판매 자료
- 바이오인포매틱스(생물정보학)개념, 바이오인포매틱스(생물정보학)정보과학적기법, 바이오인포매틱스(생물정보학)현황, 바이오인포매틱스 과제
- [생물학] 유전자와 돌연변이
- 디지털 회로 실험 및 설계 - ADC(Analog to Digital Converter) 실험 1
- 회로이론1 이정훈 년도 표기
- 회로이론1 이정훈 년도 표기 X
- 연세대 고려대 성균관대 한양대 기계공학 대학원 구술면접자료 및 공부
- 전자기학 응용예제_04장 hayt
- [생화학 실험] TLC를 이용한 아미노산의 적정실험
- 광결정(Photonic crystal)
- 광물의 굳기와 조흔색 - 5E모형(중학교 1학년 과학 파트 수업 지도안)
저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.