디지털 회로 실험 및 설계 - NE555 Timer 발진회로 응용 실험 1
- 등록일 / 수정일
- 페이지 / 형식
- 자료평가
- 구매가격
- 2023.09.22 / 2023.09.22
- 9페이지 / hwp (아래아한글2002)
- 평가한 분이 없습니다. (구매금액의 3%지급)
- 3,000원
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
1
2
3
4
5
6
7
8
9
추천 연관자료
- 하고 싶은 말
-
디지털 회로 실험 및 설계 강의에서 쓴 실험 보고서 입니다.
이걸로 이번 강의 에이쁠 맞았습니다. 같이 화이팅해요!
- 목차
-
1. 실험목표
2. 관련이론
3. 데이터 시트
4. PSpice 시뮬레이션
- 본문내용
-
1. 실험목표
① NE555를 이용한 회로를 구성해본다.
② NE555를 응용한 회로의 동작을 실험해본다.
⚫ 전압 분배기 (연두색)
- 공급 전압 VCC와 접지 GND 사이에 저항 3개로 구성되어 전압 분배 역할을 한다. 이때 저항은 5K옴으로 구성되어 있다. 따라서 위쪽 비교기 기준 전압은 (2/3)VCC가 되고, 아래쪽 비교기의 기준 전압은 (1/3)VCC가 된다.
⚫ 임계값 비교기 (노란색)
- 비교기의 음의 입력에는 (2/3)VCC가 들어가고 양의 입력은 임계값 핀에 연결된다. 양의 입력과 음의 입력을 비교하여 1,0이 출력되고 SR F.F의 R값에 들어가게 된다.
자료평가
-
아직 평가한 내용이 없습니다.