예비보고서(#2)_플립플롭

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2020.12.03 / 2020.12.03
  • 7페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,500원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
하고 싶은 말
홍익대,디지털논리회로,디지털,논리회로,실험(1)
본문내용
1. 목적
이 장에서는 순서논리회로의 기반이 되는 플립플롭(flip-flop)을 RS, D, T, JK, 주종 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고 전반적인 이해를 도모하도록 한다.

2. 관련이론
플립플롭은 1bit를 저장할 수 있는 기억 소자로서 신호의 상태를 일시적으로 유지 또는 기억시켜 주는 장치자 회로를 말하며 두 개의 안정 상태(stable state) 중 어느 쪽이든지 한쪽을 보존한다. 이것을 논리 회로로 사용할 경우에는 이 두 개의 상태를 0과 1에 대응시킨다. 즉, 최초의 상태가 1이라 하면, 반대 상태의 입력이 없는 한 1의 상태를 계속하고 입력이 있으면 0의 상태가 된다. 이와 같이 두 개의 상태를 갖는 회로를 쌍안정 회로(bistable-circuit)라고 한다. 스위치로 말하면 토글 스위치이다. 가장 간단한 플립플롭은 NAND 게이트(NAND gate)를 사용한 것이다. 영문으로 쓰는 경우에는 flip-flop이 아니고, 바이스터블 트리거 회로(bistable trigger circuit)라든가, 바이스터블 회로라고 하는 쪽이 일반적이다. 플립플롭의 종류에는 R-S, D, T, J-K 등이 있다.
참고문헌
※ 참고문헌
- 네이버 지식백과
- 네이버 블로그 (127.0.01)
- 「디지털공학실험」p71-91
3. 실험순서
(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용하여 RS 플립플롭 회로 (a)를 구성하고 데이터 스위치로 S, R 의 논리상태를 표 1과 같이 변화시키면서 오실로스코프로 Q와 Q의 논리상태를 확인하여 표 1(a)에 기록하고, S, R 이 불법(1, 1)인 경우에 대한 출력 파형을 그림 1(a)에 도시한다.
(2) 7400 NAND 게이트와 7410 NAND 게이트를 이용하여 회로 (b)를 구성하고 그 각각에 대하여 절차 (1)을 반복하여 표 1(b)에 기록하여, 파형을 그림 1(b)에 도시한다.
(3) 7400 NAND 게이트를 이용하여 회로 (c)를 구성하고 데이터 스위치로 S, R, CLK 의 논리상태를 표 2와 같이 변화시키면서 오실로스코프로 Q와 Q의 논리상태를 확인하여 표 2에 기록한다.
(4) 7400 NAND 게이트와 7401 NAND 게이트를 이용하여 회로도 (e)를 구성하고 데이터 스위치로 S, R, CLK, PR, CLR의 논리상태를 표 3과 같이 변화시키면서 절차 (3)을 반복하여 표 3에 기록한다.
(5) 7400 NAND 게이트와 7404 NOT 게이트를 이용하여 회로도 (e)를 구성하고 D와 CLK를 표 4와 같이 변화시키면서 오실로스코프로 Q와 Q의 논리상태를 측정하여 표 4(a)에 기록한다.
(6) 7474 D 플립플롭을 이용하여 회로도 (f)를 구성하고 절차 (5)를 반복하여 표 4(b)에 기록한다.
(7) 절차 (6)에서 구성한 회로 (f)를 이용하여 D를 표 5와 같이 변화시키면서 Q와 Q의 논리상태를 측정하여 표 5(a)에 기록한다.
(8) 7474 D 플립플롭과 7404 NOT 게이트를 이용하여 회로도 (g)를 구성하고 절차 (7)을 반복하여 표 5(b)에 기록한다.
(9) 7404 NAND 게이트를 이용하여 회로도(h)를 구성하고 T를 표 6과 같이 변화시키면서 Q와 Q의 논리상태를 측정하여 표 6에 기록한다.
(10) 7400 NAND 게이트 두 개와 7404 NOT 게이트, 7410 NAND 게이트를 이용하여 회로도 (i)를 구성하고 J, K를 표 7과 같이 변화시키면서 CLK 신호를 가해 Q와 Q의 논리상태를 측정하여 표 7(a)에 기록한다.
(11) 회로도 (i) 대신 7476 JK 플립플롭을 사용하여 절차(10)을 반복하고 표 7(b)에 기록한다.
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • 예비보고서(#3)_Shift_Register_시프트레지스터
  • 2. 관련이론레지스터(register)는 데이터 저장과 데이터 이동의 두 가지 기본 기능을 갖는 디지털 논리 회로이다. 레지스터의 저장 능력은 메모리 장치로 중요하게 사용된다. 레지스터는 한 개 이상의 플립플롭으로 구성되며, 데이터를 시프트와 저장하기 위하여 사용된다.레지스터의 저장 용량은 그 레지스터가 저장할 수 있는 디지털 데이터의 총 비트(1과 0) 수이다. 시프트 레지스터에서 각 단(stage, 플립플롭)은 하나의 비트를 저장할 수 있다. 그러므

  • 예비보고서(#4)_카운터_counter
  • 실험제목 :Counter- 예비보고서1. 목적이 장에서는 조합논리회로와 순서논리회로에 대한 대표적인 응용회로인 카운터에 관해서 그 동작 특성을 실현한다. 구체적으로, 카운트-업 (count-up), 카운트-다운 (count-down), 십진, 리플 캐리 (ripple carry), 모듈러스 (modulus) N 카운터 등 각종 비동기식 및 동기식 카운터의 동작 원리를 이해하고 각각의 동작 특성을 확인한다.2. 관련이론카운터(counter)는 플립플롭을 이용하여 계수 동작을 하도록 만든 것이다. 사용된

  • 4장 각종 Latch와 Flip-Flop 예비
  • 디지털공학실험 - 4, 각종 래치와 플립-플롭 예비보고서1. 목적가. 기억소자의 기본 원리를 이해한다.나. 순차논리회로의 기본 소자인 래치와 플립플롭을 종류(RS, D, JK, T)별로 소개하고 이들의기본 동작, 회로 구성 및 기능표를 이해한다.2. 이론디지털 회로는 조합회로와 순차회로로 구분할 수 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력이 결정되는 회로로 기억능력이 없는 반면에 순차회로는 현재의 입력뿐만 아니라 회로 내부에 기

  • 7장 순차논리회로 설계 및 구현(1) 예비
  • 디지털공학실험 - 7장, 순차논리회로 설계 및 구현(1) 예비보고서1. 목적가. 4상태를 가진 상태도를 회로로 구현하고 동작을 확인한다.나. T-플립플롭을 이용한 4비트 리플 카운터를 설계하고 구현한다.다. 최대 동장 주파수와 전달 지연을 측정한다.2. 이론가. 4상태를 가진 상태도에 대응하는 회로상태도는 순차회로의 현재 상태와 입력 값으로부터 출력 값과 다음 상태에 대한 모든 정보를 한눈에볼 수 있는 아주 유용한 수단이다. 표현방법은 밀리

  • 8장 순차논리회로 설계 및 구현(2) 예비
  • 디지털공학실험 - 8장, 순차논리회로 설계 및 구현(2) 예비보고서1. 목적가. 4비트 동기 카운터를 설계하고 구현한다.나. 4비트 레지스터를 설계하고 구현한다.다. 3비트 시프트 레지스터를 설계하고 구현한다.2. 이론가. 동기식 카운터(Synchronous Counter)1) T 플립플롭을 이용한 동기식 카운터동기식 카운터는 모든 플립플롭의 클럭 입력에 공통의 클럭 신호가 연결되기 때문에 의 지연 후에플립플롭의 모든 출력이 동시에 변한다. 따라서 시간

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.