디지털공학실험 7장 부울의 법칙 및 드모르간의 정리(결과)

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2013.10.23 / 2019.12.24
  • 10페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 2,500원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
목차
데이터 및 관찰 내용 :
<실험 사진>
결과 및 토론
♠ 참고 자료 ♠
● 부울대수의 법칙
● 쌍대의 원리 ( Principle of Duality )
● consensus의 정리
● 함수의 보수
본문내용
결과 및 토론
이번 실험은 부울대수의 규칙을 증명하고, 드모르간의 정리를 이용하여 이들의 대수적으로 등가인가를 증명하는 것이다. 이것은 1학기에 디지털공학에서 배웠던 부울대수의 법칙을 직접 증명 해보는 것인데, 앞의 실험처럼 어떤 회로자체를 설계한다거나 하는 것은 크게 어려운 점이 없는 실험이다. 하지만 규칙에 따라서 증명을 하기위해서는 규칙에 대해서 회로를 설계 할줄 알아야 하고 그것을 직접 만들줄 알아야만 한다.
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • 3장 진리표 예비
  • 드모르간 법칙 >= (A + B + C)(A + B) < 드모르간 법칙 >= A + AB’ + BA + CA + CB’ < 분배 법칙>= A(1 + B + B + C) + CB < A에 대한 결합법칙>= A + CB1 2AB123AB1 2(ABC + AB)ABC + ABB123A123123ABB 1 2ABCACA 1 2123BC1 2A A + BC123 BC BC라. 다음 진리표를 보고 질문에 답하라.1) 위의 진리표를 논리식으로 표현하라.F = A′B′C′ + A′B′C + AB′C + ABC2) 위에서 구한 논리식을 이용하여 회로도를 그려라.BC123A1231 2123F1231 21 21231 21

  • 과학기술 글쓸기-과학기술,연구주제의 선정,글의 기본구성과 실제 작성과정,고쳐 쓰기와 문서의 편집
  • 공학백서.김재필, 2002, 과학, 그 위대한 호기심, 궁리.김태우, 2008, IT 기술을 보호하기 위한 국내 특허제도의 개선방안 - 현행 특허 법의 수정방안을 중심으로, 과학기술 글쓰기 최종 소논문, 서울대학교.김태호, 2008, 새로운 벤즈이미다롤계 고분자의 합성와 고온용 연료전지 전해질 막으로 응용, 서울대학교 박사학위논문.남기찬, 2006, 만류인력 법칙과 항만 물동량, 국제 신문, 2006. 7. 26.박원희 외, 2007, 지하역사에서의 화재연기거동 실험, 한국철도학

  • 디지털논리회로(컴퓨터와디지털논리회로, 테이터표현, 논리게이트, 부울대수간소화, 조합논리회로, 순서논리회로, 레지스터와카운터, 기억장치와PLD)
  • 디지털논리회로목 차2제 1장 컴퓨터와 디지털 논리회로제 2장 데이터 표현제 3장 논리 게이트와 부울 대수 제 4장 부울대수 간소화 및 구현제 5장 조합 논리회로제 6장 순서 논리회로제 7장 레지스터와 카운터제 8장 기억장치와 PLD31장 컴퓨터와 디지털 논리회로4디지털 시스템아날로그와 디지털 p.5 아날로그 신호 p.5시간의 흐름에 따라 연속적으로 변화하는 신호예) 전기 또는 전자 신호, 시간 디지털 신호시간의 흐름에 따라 정해놓은 이

  • Exclusive-OR 회로 레포트
  • 결과☞ ABCD에 대한 몇가지 결과를 다음의 변환된 회로의 결과와 비교한다.그림 . RM OVERLINE A +B + OVERLINE C+D의 회로도그림 . (그림 7)의 결과☞ 위의 결과로 (그림 5)의 회로와 (그림 7)의 회로가 같은 결과를 가진다는 것을 알수 있다. 이는 드모르간의 법칙이 성립함을 보이고 있다.3) 실험 회로 3 - RM F=SIGMA ~X, Y, Z ~(0,1,4,5,6)의 일반 부울식을 줄여서 비교한다.그림 . RM F=SIGMA ~X, Y, Z ~(0,1,4,5,6)의 회로도그림 . (그림 9)의 결과☞ XYZ의 모든 경우가 나

  • 전자공학 실험 - 논리 게이트의 특성 및 연산회로
  • 결과 ,와 같이 나타났다. 실험에 사용한 회로 게이트 입력 특성 실험(a) 게이트 입력 특성 실험(b) (a)에 대한 게이트 입력 전류-전압 특성 (b)에 대한 게이트 입력 전류-전압 특성- 을 살펴보면, 4V이상일 때 일정한 전류가 흐르게 됨을 볼 수 있다. 저항이 클때에는 전압강하가 많이 일어나고, 저항이 큰만큼 옴의 법칙에 맞게 적은 전류가 흘렀다. 즉, 이 실험은 출력값이 ‘1’일 때 IIH가 흐름

오늘 본 자료 더보기
  • 오늘 본 자료가 없습니다.
  • 저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.
    사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
    개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
    copyright (c) 2003 reoprtshop. steel All reserved.