레포트 (10)
VHDL 모델링 및 합성을 통한 3색교통 신호 제어기 설계
VHDL 모델링 및 합성을 통한 3색교통 신호 제어기 설계목차1. 교통 신호 제어기(TLC)의 개요2. 하위 레벨 성분의 VHDL모델링3. 교통신호 제어 흐름도1. 교통 신호 제어기(TLC)의 개요차량의 통행이 많은 교차로와 간선 도로 상의 차량의 흐름을 원활하게 하면서 동시에 차량이 많이 집중되어 있을 때에는
5페이지 | 1,500원 | 2006.04.07
VHDL을 이용한 inertial delay와 transport delay 확인
VHDL code transport delaylibrary ieee; use ieee.stdlogic1164.all;entity boolfunc isport ( x : in stdlogic;y : out stdlogic );end boolfunc;architecture behavesignal of boolfunc issignal notout : stdlogic;beginu1process : process ( x, notout )begin notout
6페이지 | 2,000원 | 2015.07.25
디지털논리회로 - VHDL을 이용한 inertial delay와 transport delay 확인
VHDL code transport delaylibrary ieee; use ieee.stdlogic1164.all;entity boolfunc isport ( x : in stdlogic;y : out stdlogic );end boolfunc;architecture behavesignal of boolfunc issignal notout : stdlogic;beginu1process : process ( x, notout )begin notout
6페이지 | 1,500원 | 2014.05.20
VHDL의 장점1) 장점① 표준화된 라이브러리② 특정 기술 및 공정에 무관한 설계방법③ 폭 넓은 이용 범위④ Top-Down 방식의 설계⑤ 재사용이 가능⑥ 설계 기간 단축2) 단점① VHDL 언어 자체의 복잡성② Full-custom 설계 방식에 비해 최적화된 설계가 어려움다. VHDL의 설계기법 (모델링별 설계기법)1)
9페이지 | 1,000원 | 2021.01.07
모델링이 모델링 방식은 회로도의 계층적 설계에 대응되는 방식이다. 즉 여러 모듈의 연결로 표현하는 방식이다. 베릴로그 설계에서 최상위 레벨(Top Level)설계에서 사용되어진다.*- 그래픽 툴 기반 설계와 VHDL/Verilog 설계가 통합된 CAD 시스템이다. * 논리회로도편집기을 이용한 계층구조 설계이다.*
15페이지 | 800원 | 2016.03.06
VHDL VHSIC Hardware Description LanguageVHDL high-leVel Hardware Desciption LanguageVHF Very High Frequency, 초단파, 초고주파VI Vector IdentifierVI&P Visual, Intelligent, PersonalVI&P Visual, Intelligent, Personal communication service, 브이아이 앤드 피VIC Vehicle Inter Communication, 차량간 통신VICS Vehicle Information and Communication System, 도로교통 정보통신
90페이지 | 1,500원 | 2012.11.16
VHDL)- 통합무기체계 데이터 베이스(IWSDB)3. 일본의 CALS 구현 사례1) 구현과정○ PALS라는 용어 사용○ CALS 구현의 원년으로 설정○ CIF(CALS INDUSTRY FORUM)결성○ NCALS 구성- VE 시범사업(자동차) 가시화- NEC, TEPCO 등 30여개업체에 적용○ CALS PACIFIC 개최○ CALS EXPO LNTL 97개최2) 구현 사례 (1) VE2006(CALS PACIFIC
11페이지 | 5,000원 | 2009.07.25
[대구기능대학] 대구기능대학의 연혁과 대구기능대학의 학교조직 및 대구기능대학의 학과소개 그리고 대구기능대학의 견학 후기 분석
모델링, 제작 및 가공공정과 성분분석, 재료 및 조직시험, 비파괴검사 공정에 대한 전산응용 및 운용기술을 익혀 생산공정과 품질관리 능력을 갖춘 산업학사를 양성한다는 교육목표아래 컴퓨터 응용설계, CAD, 컴퓨터시뮬레이션, 컴퓨터실무, 금속재료 및 신소재, 특수재료시험법, 비파괴시험(UT, MT, RT, P
6페이지 | 5,000원 | 2009.03.10
VHDL에서 H/W를 표현하는 방법중 구조적인 기술을 사용할 때 사용하며 여기서 참고로 VHDL의 기술 방법 즉 모델링 방법에대해 살펴보면 동작적 모델링이란 가장 추상적인 표현으 로 고급 컴퓨터 언어를 사용해서 프로그램을 작성하는 것과 비슷하다. 시스 템이 H/W내부적으로 어떤 구조를 가지는 지는 전혀
21페이지 | 2,000원 | 2006.07.08
VHDL 규격 패키지의 TEXTIO 부분에 선언되어 있기 때문에 활용만 하면 된다. 이것 또한 형식만 알고 넘어가자. 예) Type TEXT is file of STRING; file INPUT : TEXT is in stdinput; file OUTPUT : TEXT is out stdoutput; 3. 연산자(Operator)는 아래 표에 간단히 요약했다. 연산자를 연속으로 사용할 경우 우선 순위에 따라 연산 순
15페이지 | 1,000원 | 2003.11.23