통합검색 (1,091) |
레포트 (1,091) |
방송통신대 (8) |
자기소개서 (57) |
독후감/감상문 (5) |
사업계획서 (2) |
기업보고서 (0) |
서식 (0) |
표지/속지 (0) |
PPT템플릿 (0) |
레포트 (1,091)
특성곡선 >실험14. JFET 바이어스 회로 설계1. 실험목적주어진 바이어스 회로에 대해 자기 바이어스 JFET 회로를 설계한다.주어진 바이어스 회로에 대해 전압분배기 바이어스 JFET 회로를 설계한다. 두 회로를 시험하고 가능하다면 재설계한다.2. 내 용IDSS 와 VP 결정- 설계과정에서 사용되어질 JFET에 대
6페이지 | 700원 | 2006.10.07
[전자회로](실험 보고서)JFET 공통 소스 증폭기 실험 및 시뮬레이션
소스에 저항을 붙여주면 되는 것이죠. 여기서 발생하는 부작용으로는 이득이 감소하게 되는데, 그에 대한 대책은 소스저항과 병렬로 콘덴서를 달아주면 교류적인 이득은 보상을 시킬 수 있습니다.BJT와 JFET의 비교3. JFET 공통 소스 증폭기 P-spice 시뮬레이션 수행 결과회로도 ) 시뮬레이션 결과 )
4페이지 | 1,200원 | 2009.04.14
[실험레포트] 전기 전자 회로소자의 종류 및 특성 예비레포트
).⑥ 각 저항에 걸리는 전압을 측정하여 표 2에 기록한다. 여기서 E 1, E 2, E 3, E 4는 각각 R 1, R 2, R 3, R 4에 걸리는 전압이다. E BG, E CG와 E DG 전압도 측정하여 기록한다.⑦ 표 2에 계산값을 기록하고 실험에서 얻은 값과 비교한다. ⑧ 전압을 20V로 하고 과정 ⑥, ⑦을 반복한다.
2페이지 | 1,600원 | 2015.06.14
[전자회로](실험보고서)JFET 전압-전류 특성 실험 및 시뮬레이션
FET의 종류는 다음과 같이 4가지가 있다. 1)D형 n채널 MOS FET 2)D형 p채널 MOS FET 3)E형 n체널 MOS FET 4)E형 p채널 MOS FET3. JFET 전압-전류 특성 P-spice 시뮬레이션 수행 결과회로도 )VGG 값 0.5에서 0.5v씩 증가, 3.5v까지 측정 )시뮬레이션 결과 )y축 상단에서부터 Vgs값이 -0.5, -1.0, -1.5, -2.0, -2.5, -3.0, -3.5v값을 지닌다.
5페이지 | 1,200원 | 2009.04.13