통합검색 (1,212) |
레포트 (1,212) |
방송통신대 (17) |
자기소개서 (28) |
독후감/감상문 (14) |
사업계획서 (1) |
기업보고서 (0) |
서식 (0) |
표지/속지 (0) |
PPT템플릿 (0) |
레포트 (1,212)
회로는 그 용도나 목적에 따라 다양한 방식이 있으며 설계시 다음사항을 기본적으로 검토하는것이 좋습니다. 출력파형 : 정현파,구형파,삼각파,왜율 발진주파수 : 저주파 / 고주파,고정형/가변형,정밀도,안정도 신 뢰 성 : 온도특성이나 이상발진 3. 저주파 증폭 회로 P-spice 시뮬레이션 수행
7페이지 | 1,200원 | 2009.02.01
보고서>3. 직류 전압의 측정학번성명실험실실험조실험일시실험목적- 직류 전원공급장치의 사용법과 유의사항을 익힌다.- 회로에 입력되는 직류전압을 측정한다.- 회로에서 저항값 변화에 따른 직류 전원공급장치의 출력전압의 변화를 관찰한다.원리 및 배경지식멀티미터는 아날로그/디지털
79페이지 | 1,500원 | 2009.12.15
[전자회로 실험](실험보고서)고주파 증폭 회로 실험 및 시뮬레이션
증폭 회로 P-spice 시뮬레이션 수행 결과회로도 )조건 ) Start Freq :1kHz , End : 2000kHz , Points : 10001시뮬레이션 결과 )# log scale로 변환하지 않은 값# x 축 log scale로 변환한 값시뮬레이션 . 고주파 증폭 회로 실험 시뮬레이션 결과회로도 )조건 ) R8 : 1000k, R7 : 100M, (실험 회로도에는 없는 R 추가)그 외의 조건은
6페이지 | 1,200원 | 2009.04.13
[전자회로](실험 보고서)JFET 공통 소스 증폭기 실험 및 시뮬레이션
소스에 저항을 붙여주면 되는 것이죠. 여기서 발생하는 부작용으로는 이득이 감소하게 되는데, 그에 대한 대책은 소스저항과 병렬로 콘덴서를 달아주면 교류적인 이득은 보상을 시킬 수 있습니다.BJT와 JFET의 비교3. JFET 공통 소스 증폭기 P-spice 시뮬레이션 수행 결과회로도 ) 시뮬레이션 결과 )
4페이지 | 1,200원 | 2009.04.14