전자 재료실험-MOS Capacitor

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2018.03.09 / 2018.03.09
  • 26페이지 / fileicon pptx (파워포인트 2007이상)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,500원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
목차
1.Introduction (배경소개)
2.Experiment (실험과정)
3.Result & Discussion(결과 및 토의)
4.Conclusion (결론)
본문내용
1. Introduction
MOS Capacitor의 원리

1. Flat-band condition
2. Accumulation
3. Depletion
4. Inversion
참고문헌
www.eecs.berkeley.edu/~hu/Chenming-Hu_ch5.pdf
Solid State Electronic Devices 6th version, Ben Streetman
전자기학. 2002. 박동철 外 5명.
반도체 공정기술(개정판). 2003. 황호정
Solid State Electronic Devices - Ben Streetman, Sanjay Banerjee 6th, 2005년 [2] 전자기학 - popovic zoya, 박동철 외 역
http://www.semipark.co.kr/index.asp
http://doc.utwente.nl/15126/1/Verweij96dielectric1.pdf
https://www.google.co.kr/?gws_rd=cr&ei=rUigUpqUJJGRiQfHw4G4DQ#newwindow=1&q=dielectric+breakdown+mos, 등

자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • [전자재료실험] MOS capacitor의 Silicon층 위의 Oxide층 제작 공정 분석
  • 전자공학에서 주도적인 역할을 차지하게 되었다. 현재는 Ge oxide의 불안정한 상태 때문에 Ge보다는 Si 사용한 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)이 반도체산업의 중심에 서있다. 이러한 MOSFET의 바탕이 되는 MOS를 이용한 capacitor 즉 MOS capacitor는 유전체로써 oxide를 사용하였기 때문에 붙여진 이름이며 이번 실험에서 제작할 소자이다. 전기신호의 증폭과 스위칭을 가능하게 한 Transistor의 기능에 가장 근본적인 원리를 설명하여 줄 수 있는 것이 MOS cap

  • [전자재료실험] MOS capacitor
  • 실험결과 분석 (2) 오차의 원인 분석 1) 기계의 오작동 또는 샘플 제작 시 실수2) Leakage current(누설 전류) 3) Deep depletion 7. Reference 1. 실험 목적전자재료실험 결과보고서MOS capacitor의 산화막 두께에 따른 C-V와 I-V값을 측정하여 예상 결과와 비교하고 오차 원인을 분석한다.2. 이론적 배경(1) MOS capacitor 구조 설명Capacitor는 쉽게 전기를 일시적으로 저장하는 축전기를 말한다. MOS capacitor의 특징은 산화막에 의해 비롯된다. 산화막은 실리콘 산화막 형태로

  • [전자재료실험설계] MOS Capacitor 계획서
  • 전자 빔으로 국소적으로 가열시켜 기화시키면, 그 과정에 의해 나온 Metal vapor가 증착된다. 자세한 원리는 위의 3-4-2)-(5)에 설명이 되어 있으므로 생략한다. 그후 RTA를 통해 500C에서 5분간 열처리를 실시한다. 3 I-V & C-V Measurement⦁ I-VSemiconductor parameter analyzer로 시편의 leakage current를 측정한다. 그리고 MOS capacitor의 I-V 특성을 분석한다.그림7. Semiconductor Parameter Analyzer⦁ C-VImpedance analyzer로 시편의 capacitance를 측정한다. 그리고 MOS capacitor의 C-V 특성을 분

  • [전자재료실험] MOS capacitor 제작
  • 전자재료실험 - 목차 -1. 실험 목적2. 실험 배경3. 실험 이론① Si의 특성② MOS Capacitor③ E-Beam의 구조와 증착원리4. 실험 방법5. 결과 예측6. 결과 분석① C-V 결과 분석② I-V 결과 분석7. 결론8. 참고문헌1. 실험 목적MOS capacitor를 직접 제작하면서 그 공정을 이해하고, dielectric material의 두께 및 electrode의 크기를 변수로 두고 C-V와 I-V를 측정하여 각각의 변수가 어떤 영향을 미치는지에 대하여 분석해 본다. 2. 실험 배경1960년에 벨 연구소의 연구진

  • [전자재료실험] MOS capacitor C-V, I-V 특성 측정 결과보고서
  • 감소하게 된다. 이러한 경우를 deep depletion효과라 하며 이 또한 C-V그래프가 이상적 거동을 하지 않는 오차의 원인임을 의심할 수 있을 것이다.6.4 기타이 외에도 샘플을 제작하는 과정에서 불순물로 인한 MOS capacitor의 작동 방해로 MOS capacitor의 기능을 약화시킬 수도 있고, 또한 MOS자체의 결함으로 인한 오차가 발생할 수도 있다. 7. 참고문헌① Ben Streetman, Sanjay Banejea, Solid State Electronic Devices, 6th Edition② Donald A. Neamen, Semiconductor Physics & Devices, 3th edition

오늘 본 자료 더보기
  • 오늘 본 자료가 없습니다.
  • 저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터에 신고해 주시기 바랍니다.
    사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
    개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
    copyright (c) 2003 reoprtshop. steel All reserved.