[전자재료실험] MOS capacitor C-V, I-V 특성 측정 결과보고서

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2012.03.19 / 2019.12.24
  • 8페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,000원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
목차
목차


1. 실험 목적


2. 실험 이론
3.1. MOS Capacitor


3. 실험 순서


4. 예상 결과
4.1. C-V 특성
4.2. I-V 특성


5. 결과 분석
5.1. C-V 그래프 분석
5.2. I-V 그래프 분석


6. 오차 원인


7. 참고문헌


본문내용
4.1 C-V 특성

그림 2 이상적 mos capacitor의 c-v그래프

이번 실험에서는 mos capacitor에 걸어준 전압 변화에 따른 커패시턴스 변화를 측정한다. 커패시턴스는 두 도체 사이에 저장되는 전하량을 의미하며 로 구할 수 있다. 이 식으로부터 실험변수인 산화막 두께 d 값이 5nm, 10nm, 15nm로 변함에 따라 전기용량은 감소 할 것으로 예상된다. 전체적인 그래프 개형은 산화막 두께와 관계없이 세 시편모두 그림 10에서와 같은 모양을 할 것으로 예상된다. 전압을 증가시킴에 따라 축적모드에서는 전기용량이 일정하다가 공핍모드에서는 감소할 것이다. 더 큰 전압을 인가하면, 저주파(10Hz)일 경우 전기용량이 반전모드에서 다시 커지다가 일정해지며, 고주파(1MHz이상)일 경우 반전모드에서 상승하지 않은 채로 일정해 질 것이다. 그림에 17에 각각 점선과 실선으로 나타나 있다.

4.2 I-V 특성


그림 3 전형적인 mos capacitor I-V 그래프
이번 실험에서는 mos capacitor에 걸어준 전압 변화에 따른 누설전류를 측정한다. 커패시터 양단에 특정크기 이상의 전류를 걸어주게 되면 갑자기 절연체를 통과해 흐르는 전류의 양이 급격하게 증가한다. 즉, 절연체가 일정 전압 이상에서 절연 능력을 잃어버리고 전도성이 갑자기 커지는 절연파괴현상이 일어난다. 이때 최소 임계전압을 breakdown voltage라 하고 흐르는 전류를 누설전류라 한다. 이들은 기판에 증착한 박막의 특성과 두께 등에 의존한다.
우리 조는 박막의 종류를 로 하고 두께를 5nm, 10nm, 15nm로 변화시키면서
참고문헌
7. 참고문헌

① Ben Streetman, Sanjay Banejea, Solid State Electronic Devices, 6th Edition
② Donald A. Neamen, Semiconductor Physics & Devices, 3th edition
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • [전자재료실험] MOS capacitor의 C-V 실험
  • C-V그래프의 경향 2) 10Hz에서의 두께에 따른 C-V그래프의 경향 3) 1kHz에서의 두께에 따른 C-V그래프의 경향 4) 1MHz에서의 두께에 따른 C-V그래프의 경향 (2) AC전압의 frequency 별 C-V그래프의 변화 (3) 두께별 I-V 그래프의 변화 6. 결론 (1) 실험결과 분석 (2) 오차의 원인 분석 1) 기계의 오작동 또는 샘플 제작 시 실수 2) Leakage current(누설 전류) 3) Deep depletion 7. Reference 1. 실험 목적전자재료실험 결과보고서MOS capacitor의 산화막 두께에 따른 C-V와 I-V값을 측정

  • [전자재료실험] 열처리 시간에 따른 C-V I-V 특성 분석
  • 전자재료실험결과보고서열처리 시간에 따른 C-V I-V 특성 분석* SiO2 300nm, 열처리 시간 - 0분 5분 10분 Advanced Material Science & Engineering1. 실험목적MOS Capacitor를 직접 제작하며 공정을 이해하고, Dielectric 재료와 열처리 시간 변수에 따른 MOS Capacitor의 특성 및 구동원리를 이해한다.2. 실험배경인류는 집적회로(Integrated circuit; IC)의 개발로 많은 수의 Transistor, Capacitor등이 한 개의 반도체 Chip안에 집적화할 수 있게 되었다. 이 점을 활용해 DRAM, Computer, Display 등

  • [전자재료실험] 열처리 시간에 따른 C-V I-V 특성 분석
  • 전자재료실험결과보고서열처리 시간에 따른 C-V I-V 특성 분석* SiO2 300nm, 열처리 시간 - 0분 5분 10분 Advanced Material Science & Engineering1. 실험목적MOS Capacitor를 직접 제작하며 공정을 이해하고, Dielectric 재료와 열처리 시간 변수에 따른 MOS Capacitor의 특성 및 구동원리를 이해한다.2. 실험배경인류는 집적회로(Integrated circuit; IC)의 개발로 많은 수의 Transistor, Capacitor등이 한 개의 반도체 Chip안에 집적화할 수 있게 되었다. 이 점을 활용해 DRAM, Computer, Display 등

  • [전자재료실험] MOS capacitor 의 C-V, I-V 특성 측정 실험
  • 본문목차1. 실험목적 2. 실험배경 3. 실험이론 1) Mos Capacitor 2) C-V 그래프 3) I-V 그래프 4. 변수설정 및 결과예상 1) 산화막의 두께 2) 금속 전극의 종류 5. 실험 과정 1) Si wafer 준비 2) Metal 증착 3) 반대전극 형성 4) 시편의 전기저항 측정 5) I-V, C-V 그래프 측정 6. 결 과 1) I-V 그래프 2) C-V 그래프 6. 고 찰 1) I-V 그래프 2) C-V 그래프 7 결 론 8. 참고문헌 1. 실험목적MOS capacitor를 직접 제작하며 그 작동 원리를 이해한다. 또한 산화층(SiO2)의 두께(100nm,

  • [전자재료실험] MOS Capacitor
  • - 목차 -1. 실험 목적p. 22. 실험 배경p. 23. 실험 이론p. 2① Si의 특성p. 2② MOS Capacitorp. 3③ E-Beam의 구조와 증착원리p. 84. 실험 방법p. 95. 결과 예측p. 116. 결과 분석p. 12① C-V 결과 분석p. 12② I-V 결과 분석p. 167. 결론p. 198. 참고문헌

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.