[전자재료실험] MOS capacitor의 산화막 두께에 따른 C-V와 I-V값을 측정하여 예상 결과와 비교

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2011.02.18 / 2019.12.24
  • 11페이지 / fileicon hwp (아래아한글2002)
  • est1est2est3est4est5 2(구매금액의 3%지급)
  • 1,400원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
목차
- 목 차 -

1. 실험 목적

2. 이론적 배경
(1) MOS capacitor의 구조 설명
(2) MOS capacitor의 C-V특성
1) Accumulation상태에서의 MOS capacitor
2) Depletion상태에서의 MOS capacitor
3) Inversion상태에서의 MOS capacitor

3.실험 방법

4. 예상 결과

5. 실험 결과
(1) 산화물의 두께 별 C-V그래프의 변화
1) 두께에 따른 이론상의 C-V그래프의 경향
2) 10Hz에서의 두께에 따른 C-V그래프의 경향
3) 1kHz에서의 두께에 따른 C-V그래프의 경향
4) 1MHz에서의 두께에 따른 C-V그래프의 경향
(2) AC전압의 frequency 별 C-V그래프의 변화
(3) 두께별 I-V 그래프의 변화

6. 결론
(1) 실험결과 분석
(2) 오차의 원인 분석
1) 기계의 오작동 또는 샘플 제작 시 실수
2) Leakage current(누설 전류)
3) Deep depletion

7. Reference

본문내용
C-V그래프의 예상되는 결과를 살펴보기 위해 capacitance를 구하는 식을 살펴보면 다음과 같다.
(k=유전상수, A= 도체판의 단면적, d=절연체의 두께)
Capacitor의 내부를 살펴보면 대전된 도체판에 의해 두 도체판사이의 절연체에 전하가 유도된다. 이 유도된 전하는 절연체의 유전율(permitivity)를 결정하며 모든 절연체는 서로 다른 유전율을 가진다. 측정 면에서 현실적으로 더 많이 쓰이는 값은 k라고 불리는 유전상수(dielectric constant)로, 이 값은 진공의 유전율에 대한 절연체의 유전율의 비(ratio)이다. 그러므로 진공의 경우에는 k=1이고, 모든 물질의 유전 상수는 1보다 큰 값을 갖는다. 유전상수가 크면 클수록 더 큰 capacitance를 얻을 수 있다.
위의 식에서 보는바와 같이 capacitance는 capacitor의 두께(d)가 얇아질수록 커진다. 그러므로 두께가 얇아질수록 capacitance의 크기는 커질 것으로 예상하였다.
I-V 그래프에서는 누설 전류(Leakage current)를 측정 할 수 있는데, 이 누설 전류는 산화막의 두께에 따라 다르다. 산화막의 두께가 얇아짐에 따라 누설 전류가 증가하는데, 산화막이 얇아지게 되면 터널효과가 나타나게 된다. 산화막의 두께가 점점 얇아질수록 터널링이 더 잘 일어나기 때문에 누설 전류는 기하급수적으로 증가한다. 누설 전류가 최대 허용치를 넘어서게 되면 소자의 기능을 상실하게 되는데 이때의 전류를 최대 허용 누설 전류라고 한다.
I-V 그래프는 그림 3과 같은 모양을 나타낼 것으로 보이는데 산화막의 두께가 얇아질수록 누설 전류의 양은 더 많아 질 것으로 예상된다.


참고문헌
7. Reference
[1] http://phys.kookmin.ac.kr/~xray/xrd/xrd.html
[2] http://ko.wikipedia.org/wiki/%EC%45%89%DF%B9%HS
[3] http://100.naver.com/100.nhn?docid=111078
[4] http://ko.wikipedia.org/wiki/%EC%97%90%EC%B9%AD
[6] http://kin.naver.com/open100/detail.nhn?d1id=11&dirId=1114&docId=368150
[7] http://daihanscience.koreasme.com/viewproduct_1011_k.html
[8] Fundamentals of Materials Science and Engineering, William D. callister. Jr & G. Rethwisch
[9] http://www.jsmyung.com/Library/ElectronicsCapacitor.pdf
[10] http://blog.naver.com/kiwoo81
[11] http://www.scienceall.com
[12] http://hyunam.hanbat.ac.kr/~tnuteed
[13] http://160.97.10.132/comson
[14] http://www-mtl.mit.edu/researchgroups/hackman/6152J/SP_2004/supplementals/sp_2005_6_152J_ST04_MOSCap.pdf
[15] palgong.knu.ac.kr/~necst/.../pds_74_Mos(Introduction).pdf
[16] 반도체소자 공정기술, 청문각, 최성재 역, 2006
[17] 기초전자공학, 대웅, 권갑현 외 6인 공역, 2000
[18] CMOS VLSI 공학, 신성, 정강민, 2000
[19] CMOS 집적회로설계, 청문각, 대한 전자 공학회, 2004
[20] Solid State Electronic Devices 6th Edition, prentice-Hall, Ben Streetman · Sanjay Banerjee, 2005

자료평가
  • 자료평가0자료평가0자료평가0자료평가0자료평가0
  • 좋아용용ㅇ용요요용ㅇㅇ
  • 56688***
    (2021.08.30 21:30:12)
  • 자료평가1자료평가1자료평가1자료평가1자료평가1
  • Mos capacitor에서 산화막 두꼐와 C-v곡선의 관계를 알수있었따
  • sowke4***
    (2016.11.24 19:14:22)
회원 추천자료
  • [전자재료실험] MOS capacitor
  • 두께에 따른 C-V그래프의 경향3) 1kHz에서의 두께에 따른 C-V그래프의 경향 4) 1MHz에서의 두께에 따른 C-V그래프의 경향 (2) AC전압의 frequency 별 C-V그래프의 변화 (3) 두께별 I-V 그래프의 변화 6. 결론 (1) 실험결과 분석 (2) 오차의 원인 분석 1) 기계의 오작동 또는 샘플 제작 시 실수2) Leakage current(누설 전류) 3) Deep depletion 7. Reference 1. 실험 목적전자재료실험 결과보고서MOS capacitor의 산화막 두께에 따른 C-V와 I-V값을 측정하여 예상 결과와 비교하고 오차

  • 전자재료 실험 -Mos capcitor
  • 측정① I-V, C-V 측정 장비를 이용해 capacitor의 I-V와 C-V를 측정한다. 그림 6 I-V, C-V 측정 장비1.3 각 조의 변수표 각 조의 변수비고1조2조3조4조5조SiO2 두께(nm)5, 10, 155, 10, 155, 10, 15510전극 크기 (mm)1231, 2, 31, 2, 32. 실험 결과 2.1 I-V 결과1조 I-V2조 I-V3조 I-V4조 I-V5조 I-V세로축은 전류를 나타내며,가로축은 전압을 나타낸다.① SiO2 두께에 따른 변화 (1, 2, 3조)MOS 구조에 전압을 주고 전류를 측정을 하는 실험을 하게 되면 우리가 예상할 수 있

  • [전자재료실험] MOS capacitor의 C-V 실험
  • 두께에 따른 C-V그래프의 경향 3) 1kHz에서의 두께에 따른 C-V그래프의 경향 4) 1MHz에서의 두께에 따른 C-V그래프의 경향 (2) AC전압의 frequency 별 C-V그래프의 변화 (3) 두께별 I-V 그래프의 변화 6. 결론 (1) 실험결과 분석 (2) 오차의 원인 분석 1) 기계의 오작동 또는 샘플 제작 시 실수 2) Leakage current(누설 전류) 3) Deep depletion 7. Reference 1. 실험 목적전자재료실험 결과보고서MOS capacitor의 산화막 두께에 따른 C-V와 I-V값을 측정하여 예상 결과와 비교하고 오

  • [전자재료실험] MOS capacitor C-V, I-V 특성 측정 결과보고서
  • 따른 MOS 커패시터의 I-V특성 측정3. 산화층 두께에 따른 MOS 커패시터의 C-V특성 측정1. 실험목적5. 참고자료1. 실험목표실험 목표MOS Capacitor SiO2층의 두께가 Capacitor에 미치는 영향을 I-V, C-V 그래프를 통해 알아본다. 실험 변수전극크기 - 1mm 로 고정 SiO2 두께 - 5nm / 10nm / 15nm2.실험이론Metal 과 Semiconductor 사이에 Oxide로 이루어진 축전기Si substrateSiO2 or Si3N4Electrode← Metal← Oxide← Semiconductor3.산화층 두께에 따른 C-V특성 측정3.1 C-V 예상결과산화막

  • [전자재료실험] MOS Capacitor의 C-V와 I-V 측정
  • - 목 차 -Ⅰ.실험목적 Ⅱ.실험배경 Ⅲ.실험이론 1. Capacitor 2. MOSFET3. 공정법 3.1 Photolithography 3.2 DepositionⅣ.실험계획Ⅴ.예상결과 Ⅵ.참고문헌 Ⅰ. 실험 목적Si3N4 박막의 두께에 따른 MOS Capacitor의 C-V와 I-V를 측정하고 그 결과 값을 분석하여 박막의 두께가 유전파괴에 미치는 영향을 알아본다.Ⅱ. 실험 배경최초의 트랜지스터는 물리학자인 John Bardeen, Walter Brattain, William Shockley에 의해 발명되었다. 이 업적으로 위 세 명은 1956년 노벨 물리학상을 수상

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.