- 전기회로 실험 및 설계 실험(2) 5주차 예비보고서
PSPICE 회로TIME DOMAIN 입력전압과 출력전압다음 그래프는 PSPICE에서 구현한 시간축에 대한 입력전압Vs `(sine파, V ampl=1V, 주파수 f=1592Hz)에 대한 capacitor의 출력전압에 대한 파형이다. capacitor의 출력전압의 최대전압은 753.331mV로 입력전압에 대하여 감소하였고, Vp1/Vp2= 파장을 구해보면 706.974us이다. 따라서 주파수를 계산해보면 1414.47Hz가 나타난다. 이를 다시 정리해보자. 입력(초록색) V(R1:1) = 1V -> 출력(빨간색) V(C1:2) = 0.706mV 그리고 Vp1/Vp2 = 1.327출력전압:V
- 3장 PSpice를 이용한 회로 시뮬레이션 예비
PSpice 시뮬레이션회로에 대하여 시뮬레이션을 수행하려면 ‘PSpice 메뉴’를 사용해야 한다. 는 전압측정 프로브다. 이 프로브를 사용하면 접지를 기준으로 전압을 측정할 수 있다. 부품(저항)에 걸린 전압은 전압차 측정 프로브인 로 측정할 수 있다. 는 전류 측정 프로브다. 멀티미터로 전류를 측정할 때는 회로 연결을 끊고 기기를 회로에 직렬로 삽입해야 하지만, 시뮬레이션에서는 전류를 측정하고 싶은 곳에 프로브를 붙이기만 하면 된다.전압 측정
- [전산] 스파이스 Spice 설명
PSpice버젼인 Design Center에 대한 내용을 4회에 걸쳐서 설명했는데 웬지 모르게 부족하다는 느낌이 자꾸 드는건 아마도 필자의 필력이 짧기 때문인가 보다.글을 마감하면서 필자의 Spice에 대한 견해를 말한다면, 아직까지 우리나라에서는 Spice 시뮬레이션 툴의 필요성을 인식하고 있는 사람들이 그리 많지 않다는 것이다. 일선 생산업계에서는 현 상황 즉, 손으로 회로를 풀고 계측기만을 가지고 검증하는 그런 상황이 대부분이고, 툴의 사용법을 익히는데
- [전자] 디지털실험 레포트
대하여 이해한다.원리1. CMOS의 원리CMOS는 한 substrate 상에 n-channel, p-channel device가 동시에 만들어질 수 있는 장점을 가지고 있다.기본회로는 inverter로서(a)에 있는 바와 같이 p-channel FET와 n-channel FET로 구성된다. VDD는 +3 - 18V 사이이고, low level은 0V, high level은 VDD이다.CMOS inverter의 동작원리를 이해하기 위하여 MOSFET의 특성을 정리해 보면① n-channel MOS는 gate-source 전압이 (+)일 때 전도된다.② p-channel MOS는 gate-source 전압이 (-)일 때 전도된다.③
- [고려대] 전기회로 실험 예비보고서 총정리
대하여 C 1에 전달된 V의 %을 계산하여 기록한다4. Finding fC by Pspice SimulationA. 고대역필터- 1 over 2 pi RC = 7234.315595Hz 일 때, 출련단 전압은 (-3.44255 ~ 3.44194)이고 68.8449%에 이른다.B. 저대역필터- 1 over 2 pi RC =15915.49Hz 일 때, 출련단 전압은 (-3.35369 ~ 3.55405)이고 69.0774%에 이른다.5. 참고문헌- 기초전기회로실험56. 대역통과 및 대역차단 필터학 번성 명실험실실험조실험일시1. 실험목적대역통과 필터와 대역차단 필터의 응답특성을