[전자회로] CMOS OP-AMP

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2008.10.10 / 2019.12.24
  • 35페이지 / fileicon hwp (아래아한글2002)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 2,600원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
목차
◆ 차 례 ◆

1. 역사적 배경
2. 실험 목적
3. 관련 이론
가. 회로도 고찰
나. MOS 차동쌍
다. 능동 부하를 가진 차동 증폭기
라. 폴디드 캐스코드
마. Class-B 출력단
바. 전류 전원
4. 회로도 분석
가. 소자 Specification
나. 수식적 해석
5. SPICE Simulation
6. 회로 실험
7. 결과 분석 및 고찰
8. 참고 문헌
본문내용
1. 역사적 배경
우리가 실험에 사용하고자 하는 회로는 차동 입력을 가진 다단 증폭기이다. 이 회로가 나오게 된 역사적 배경을 살펴 보면, 그것은 먼저 차동 증폭기의 유용성에서 나온다. 차동 증폭기는 잡음과 전자파 간섭에 덜 민감하며 바이패스용과 결합용 커패시터가 필요없기 때문에 집적 회로 기술에서 유용하다. 이런 유용성으로 인하여 단동으로 사용하던 증폭기가 차동으로 바뀌게 되었다. 다음으로는 다단 증폭기의 유용성이다. 기존의 1단 증폭기들은 이득에 초점을 맞추다 보면 밀러 효과로 인하여 주파수 특성이 좋지 않게 된다. 학자들은 이런 문제점을 보완하여 더 안정되고 높은 이득을 얻는 증폭기를 얻고자 노력하였다. 이 결과 다단을 사용하여 첫 번째 단에서는 차동쌍을 통하여 잡음 등을 제거하고 두 번째 단에서 높은 이득을 얻을 수 있는 회로를 구성하고 마지막 단에서 주파수 특성을 보상하는 출력단을 구성하여 각각 단계마다 역할을 부여하여 최종적으로 안정된 증폭을 이루기 위한 다단 증폭기가 탄생하였다. 이로 인해 우리가 실험하고자 하는 회로가 탄생하였다. 더 나아가서는 이에 대하여 단락 보호 회로와 귀환 등을 추가하여 더욱 복잡하지만 더욱 안정된 증폭을 하는 741 연산 증폭기가 설계 되었다. 요 근래는 더욱더 복잡하며 안정된 회로들이 마이크로나 나노 공정으로 집적되어 설계되어지고 있다.
참고문헌
[1] J Mavor, M.A. Jack, and P.B. Denyer, Introduction to MOS LSI Design, Addsion-Wesley, 1983.
[2] P.R. Gray, D.A. Hodges and R.W. Brodersen, Analog MOS Integrated Circuit, New York: IEEE Press, pp.28-49, 1980.
[3] R. Gregorian and G. Temes, Analog MOS Integrated Circuits for Signal Processing, New York: Willy, 1986.
[4] P.E. Allen and E. Sanchez-Sinencio, SWITCHED CAPACITOP CIRCUITS, Van NOstrand Reinhold Co., 1984.
[5] P.R Gray and R.G. Meyer, Analyisis, New York: Wiley, 1984.
[6] Y.P.Tsividis,"Design condiferation in single- channel MOS analog integated circuit-atutorial, " IEEE Journal of Solid-State Circuit, vol.SC-13, no.3, pp.393-391, June 1978.
[7] J. Millman, Micro-Electronics, Digital and Analig Circuit and Systems, McGraw-Hill, 1979.
[8] P.R. Gray and R.G. Meyer, "MOS operational amplifier design-atutorial overview," IEEE Journal of Solid-State Circuit, vol.SC-17, ni.6, pp.699-982, DEC., 1982.
[9] R. Jacob Baker, "CMOS Circuit Design, Layout and Simulation" IEEE Pres
자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • LS ㈜E1 자기소개서생산관리·품질관리 공정관리 전기설비 국내해외영업·무역영업회계·기획전략경영IR 연구개발0K
  • 회로 전자회로 수업에서 Orcad tool을 사용해서 3.3V 미만의 전압소모와 10mW 미만의 전력소모를 가지는 증폭기를 설계하고, MOSFET을 사용한 각종 증폭기의 심도 있는 이해를 위해 이들을 설계 및 분석해보는 팀 프로젝트를 수행했습니다. 3명을 한 팀으로 구성하여 수행하는 프로젝트였는데, 팀원 2명이 중간발표 1주일을 남겨두고 취업을 해서 하차하게 되어 혼자 프로젝트를 수행하게 되었습니다. 3명의 분량을 혼자 하다 보니 많은 시간이 걸렸고 힘들어

  • 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로
  • 회로 설계를 마치고 난 후, open loop gain 특성이 초기 설정 spec에 미치지 못하여 여러 가지 원인을 생각해 보고 교수님과 조교님, 선배들의 조언을 통해 해결하려고 하였으며, 최종적으로 offset 단자를 조절함으로써 오류를 해결할 수 있었다. 또한 이를 통하여 증폭기의 offset 단자의 역할을 깊이 있게 이해할 수 있어서 전자회로 공부에 많은 도움이 되었다.GAIN 특성과 BW 특성을 관찰하면서 2stage 증폭기의 장단점을 확인할 수 있었으며, 이론값과 시뮬레이

  • [A+] op-amp 실험 레포트
  • REPORTA+op-amp 실험 1.실험목적(1) Op-amp 칩에 전원을 공급할 줄 알고, 각 핀의 사용법을 이해하고 익힌다.(2) Op-amp를 활용한 대표적인 응용 회로들의 동작을 이해하고 실험으로 확인한다.2.이론적 배경2.1 op-amp 칩연산증폭기는 아래 그림 2.1(a)와 같은 칩 형태의 회로 부품이며, 그 내부에는 많은 수의 트랜지터로 이루어진 집적회로가 들어 있다.2.2 op-amp의 입력과 출력의 관계op-amp에 전원이 공급되고 있을 때, op-amp의 입력과 출력의 관계식은 아래와 같

  • OP-amp이용한 가변 정전압회로
  • 실험 1. OP-AMP를 이용한 가변 정전압회로목적전자회로의 기본적인 요소중 하나인 이상적인 전압원에 대해 이해하고 이를 OP-AMP를 통해 구현해 본다. 기능 정전압원은 부하에 흐르는 전류에 관계없이 일정한 전압을 유지하는 회로요소이며 회로나 시스템의 전원, 비교회로의 기준 전압등에 주로 이용된다. 직렬 정 전압회로 특징출력 단락시 과부하에 대한 제어형 소자를 보호 효율이 높다.특히 부하 전류가 높은 경우에 효율이 높다.임의의 출력전

  • 전자회로 반도체의 기본 전자회로 반도체의 기본
  • 전자회로반도체의 기본목차Ⅰ. 서론 1) 한경대학교에서 전기공학과가 중요한 이유1 2) 전자회로가 중요한 이유1 3) 한경대 전기공학과와 타 대학교 전기회로 커리큘럼비교1Ⅱ. 본론1) 원자의 구조12) 도체, 반도체 및 절연체-13) 다이오드 2Ⅲ. 결론 3참고문헌 3Ⅰ. 서론1) 한경대학교에

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.