[기초회로실험] 플립플롭과 카운터 설계 실험 결과 보고서

  • 등록일 / 수정일
  • 페이지 / 형식
  • 자료평가
  • 구매가격
  • 2008.09.02 / 2019.12.24
  • 6페이지 / fileicon doc (MS워드 2003이하)
  • 평가한 분이 없습니다. (구매금액의 3%지급)
  • 1,400원
다운로드장바구니
Naver Naver로그인 Kakao Kakao로그인
최대 20페이지까지 미리보기 서비스를 제공합니다.
자료평가하면 구매금액의 3%지급!
이전큰이미지 다음큰이미지
목차
<JK 플립플롭>

-그림 1 JK 플립플롭 wave 파형
-그림 2 JK 플립플롭 Time analyzer
-그림 3 Master/Slave JK 플립플롭 code
-그림 4 Master/Slave JK 플립플롭 wave 파형
-그림 5 Master/Slave JK 플립플롭 time analyzer
-그림 6 D 플립플롭 wave 파형
-그림 7 D 플립플롭 time analyzer
본문내용
① 실험을 통해 작성한 테이블과 파형을 참고하여 JK Master/Slave 플립플롭, 4q비트 양방향 쉬프트 레지스터, 동기식 십진 카운터, 4비트 Up/down preset 카운터의 동작을 설명하시오.

Master/Slave 플립플롭- 이것은 두개의 JK 플립플롭을 직렬로 연결한 것을 말한다. 교재의 그림 10-5를 보면 두 개의 JK 플립플롭이 각각 마스터와 슬레이브로 구성되어있음을 알 수 있다. 처음에 클록이 0일때는 동작을 하지 않지만 클록이 1로 변하는 순간 마스터가 동작을 하게 되어 J와 K에서 들어가는 입력에 의해 P와 notP로 출력이 나와 다음 슬레이브의 입력으로 들어가기 위해 대기하고 있다. 다시 클록이 1에서 0으로 바뀌는 순간 마스터는 정지하고 슬레이브가 동작하면서 이전에 마스터의 결과 값으로 나왔던 P와 notP가 이제는 슬레이브의 입력으로 들어가 결과 값인 Q와 notQ를 출력하게 된다. 이 때 다시 클록이 0에서 1로 바뀌게 되면 Q는 J로 feedback되고 notQ는 K로 feedback된다. 즉 클록이 바뀌기 전까지 마지막으로 출력되었던 Q와 notQ가 마스터의 입력으로 되먹임 되지 않으므로 JK플립플롭에서와 같이 계속해서 Toggle하는 문제점은 생기지 않는다.

② D 플립플롭의 Setup time, Hold time에 대해서 설명하시오.

자료평가
    아직 평가한 내용이 없습니다.
회원 추천자료
  • 워드 프로세서 필기 도서 원고
  • 설계 도면 등을 출력하는 장치이다.COM(Computer Output Microsoft)처리 결과를 문자나 그림(도형)으로 변환하여 마이크로필름에 저장하는 장치이다.* 프린터 관련 용어CPI인치당 인쇄할 수 있는 문자의 수DPI인치당 인쇄되는 점의 수(인쇄 선 명도의 단위)CPS초당 인쇄할 수 있는 문자의 수(도트 프린터의 속도 단위)LPM분당 인쇄 가능한 라인의 수(라인 프린터의 속도 단위)PPM분당 인쇄할 수 있는 페이지의 수(레이저 프린터의 속도 단위)(9) 기타 장치

  • [공학]동기식 카운터
  • 플립플롭의 출력과 디코더 출력을 그린다.그림 파혈을 보면서, 예상한 상태도가 맞았는지를 확인한다. 추가적으로, 클럭을 1㎐로 천천히 하여 LED로 계수열를 확인해 본다.4. 회로에 고장이 발생했다고 가정하자. QB출력으로부터 KA까지의 결선은 단선되었다. 이 단선이 출력에 어떤 영향이 있는가? 신호를 보고 새로운 상태도를 결정한다. 보고서에 예측한 상태도를 그린다. KA 입력을 단선시켜 그 결과를 관찰함으로써 예측한 것을 시험해 본다. 카운터

  • 디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 1
  • 회로는 출력을 입력 쪽에 연결한 궤환(Feedback) 회로를 가지고 있으며, 이를 통해 출력이 논리 동작에 영향을 미친다. 순서 논리회로에는 플립플롭 외에도 뒤에서 배울 레지스터(Register), 카운터(Counter)등이 있다.- 위 사진은 D 플립플롭의 기호이다. D 플립플롭은 1개의 입력(D)과 2개의 출력(Q, Q) 및 CK를 가지고 있다.- 위 사진은 D 플립플롭의 진리표이다. 진리표를 보면 D = 1일 때 Q = 1이 되고, D = 0 이면 Q = 0 이 된다. 결과적으로 입력 D와 출력 Q는 항상 같다

  • 실험2. 플립플롭 및 스퀸스 회로의 기초
  • 내용이 한 비트씩 이동하는 것을 shift register라 부른다.3.실험기기테스터, 직류전원장치, 함수발생기, 오실로스코프, 만능기파 2개, 만능기판용 전선, 스트리퍼, IC74xx74 4개, 74xx73 3개, 74xx112 4개, 74x04 2개, 7400 3개, 트랜지스터 2N4401 8개, LED 8개, ON/OFF 스위치 4개, 푸시버튼 스위치 4개, 저항 220옴 10개, 2.2k옴 10개4.예비보고서(1) TTL IC 7473, 7474, 74112 조사하기7473747474112피스파이스가 익숙하지 않아서 손으로 직접 그려서 했습니다.출처: WWW.GOOGLE.COM

  • [디지털 시스템] 디지털 시계 제작
  • 회로도 및 Multisim 실험 결과- 최종 회로도- Multisim 시뮬레이션 시작- Multisim 시뮬레이션 1초 후- 시뮬레이션 중 분주 스위치 작동- 시뮬레이션 중 시간 스위치 작동◉ 최종 결과물의 동작에 대한 개요-실행 시켰을 때의 사진◉ 제작 후기처음 프로젝트의 주제를 받았을 때는 과연 이 프로젝트가 우리 강의에게 남기는 것이 있을 것인가에 대한 의문이 들었다. 단순히 소자를 꼽고 선을 이어가는 것이 과연 우리가 배우는 강의에 남기는 것이 있을까라

사업자등록번호 220-06-55095 대표.신현웅 주소.서울시 서초구 방배로10길 18, 402호 대표전화.02-539-9392
개인정보책임자.박정아 통신판매업신고번호 제2017-서울서초-1806호 이메일 help@reportshop.co.kr
copyright (c) 2003 reoprtshop. steel All reserved.