레포트샵

[전기전자] [디지털논리회로]멀티플렉서, 디멀티플렉서(Multiplexer, Demultiplexer) 실험결과보고서

레포트 > 공학계열 > 자료상세보기 (자료번호:179889)

구매가격
1,000원 할인쿠폰900원
등록/수정
2007.10.27 / 2007.10.28
파일형식
fileiconhwp(아래아한글2002)
페이지수
5페이지
자료평가
평가한 분이 없습니다.
  • 다운로드
  • 장바구니 담기

이전

  • 1전기전자   디지털논리회로 멀티플렉서, 디멀티플렉서(Multiplexer, Demultiplexer) 실험결과보고서1
  • 2전기전자   디지털논리회로 멀티플렉서, 디멀티플렉서(Multiplexer, Demultiplexer) 실험결과보고서2
  • 3전기전자   디지털논리회로 멀티플렉서, 디멀티플렉서(Multiplexer, Demultiplexer) 실험결과보고서3
  • 4전기전자   디지털논리회로 멀티플렉서, 디멀티플렉서(Multiplexer, Demultiplexer) 실험결과보고서4
  • 5전기전자   디지털논리회로 멀티플렉서, 디멀티플렉서(Multiplexer, Demultiplexer) 실험결과보고서5

다음

닫기

이전큰이미지 다음큰이미지
  • 최대 100페이지까지 확대보기 서비스를 제공합니다.
신규가입 200원 적립! + 10% 할인쿠폰 3장지급! banner구매자료를 평가하면 현금처럼 3%지급!

목차

1. 결과 분석
2. 토의

본문내용

1. 결과 분석
(1) 멀티플렉서
① Verilog HDL 코드 분석(주석의 형태로 분석하였음)
module MUX_4_TO_1 (I0, I1, I2, I3, Y, S); // 모듈이름과 입력, 출력변수를 정함.
input I0, I1, I2, I3;
input [1:0] S; // S 입력은 2bit의 값이 들어가므로 2bit임을 명해줌.
output Y;
reg Y;
always @ (I0 or I1 or I2 or I3 or S) begin
case(S) // S의 입력의 경우와 그 때의 출력을 아래에 적어준다.
2'b00: Y = I0; // 2bit 입력 S의 경우에 따른 출력.
2'b01: Y = I1;
2'b10: Y = I2;
2'b11: Y = I3;
default: Y = I0;
endcase
end
endmodule
- 코드를 살펴보면, 간단한 구조로 되어있다. 우선 우리가 가동시킬 코드 이름과 필요한 모든 입력과 출력의 변수들을 적절하게 정하여 준다. 그런다음 입력 값인 S가 2bit 이므로 가능한 모든 경우의 수 4가지 경우 각각에 해당하는 출력값을 정하여 준다.
② Waveform
- 이 웨이브 폼을 이해하기 위해, 잠시 진리표를 살펴보자.
여기 진리표를 살펴보면, S0와 S1이 0, 0 일 때 I0 가 선택되는데, S0와 S1이 0, 0 일 때 웨이브 폼을 살펴보면 4가지의 I값들 중에 I0만이 1로 정해져있고, I0가 제대로 선택이 되어 출력 Y의 값에도 1이 나타남을 확인할 수 있다. 나머지 세 경우에도 각각 1로 지정되어있는 I 값들이 출력 Y값에 1로 잘 나오고 있음을 다시 한번 확인할 수 있다.
(

태그 디논, 멀티플렉서, 디멀티플렉서, 결과, 레포트

도움말

이 문서는 한글워디안, 한글2002 이상의 버전에서만 확인하실 수 있습니다.

구매에 참고하시기 바랍니다.

자료평가

아직 평가한 내용이 없습니다.

오늘 본 자료

  • 오늘 본 자료가 없습니다.
  • img

    저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하 며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객 센터에 신고해 주시기 바랍니다.