레포트샵

fileiconfed (Field Emission Display) 공정

이전

  • 1fed (Field Emission Display) 공정1
  • 2fed (Field Emission Display) 공정2
  • 3fed (Field Emission Display) 공정3
  • 4fed (Field Emission Display) 공정4
  • 5fed (Field Emission Display) 공정5
  • 6fed (Field Emission Display) 공정6
  • 7fed (Field Emission Display) 공정7
  • 8fed (Field Emission Display) 공정8
  • 9fed (Field Emission Display) 공정9
  • 10fed (Field Emission Display) 공정10
  • 11fed (Field Emission Display) 공정11
  • 12fed (Field Emission Display) 공정12
  • 13fed (Field Emission Display) 공정13
  • 14fed (Field Emission Display) 공정14
  • 15fed (Field Emission Display) 공정15
  • 16fed (Field Emission Display) 공정16
  • 17fed (Field Emission Display) 공정17
  • 18fed (Field Emission Display) 공정18
  • 19fed (Field Emission Display) 공정19
  • 20fed (Field Emission Display) 공정20
  • 21fed (Field Emission Display) 공정21
  • 22fed (Field Emission Display) 공정22

다음

  • 최대 100페이지까지 확대보기 서비스를 제공합니다.

> 레포트 > 공학계열 > 자료상세보기 (자료번호:158183)

구매가격
2,800원 할인쿠폰2,520원
등록/수정
2007.03.13 / 2007.03.14
파일형식
fileiconhwp(아래아한글2002) [무료뷰어다운]
페이지수
22페이지
자료평가
평가한 분이 없습니다.
등록자
joyful
  • 다운로드
  • 장바구니 담기

닫기

이전큰이미지 다음큰이미지
  • 트위터
  • 페이스북
신규가입 200원 적립! + 10% 할인쿠폰 3장지급! banner구매자료를 평가하면 현금처럼 3%지급!

소개글

fed (Field Emission Display) 공정에 대한 자료입니다.

목차


1장. Introduction


2장. FED의 구조

1) FEA(전계 방출 에미터 어레이)
2) Spacer
3) 형광체(Phorsphor)


3장. FED 구동방법

1) 구동방법
2) PM FED vs AM FED
3) Gray Level
4) 칼라 FED의 구현


4장. FED 구성 기술

1) 기술
2) 양극기술
3) 진공패키징 기술



5장. FED 연구개발 동향 및 전망

1) 국내외 동향
2) 발전 방안 및 전망

≪ 그림리스트 ≫

그림2-1.FED의 구조
그림2-2.에미터(Emitter)와 에미터 어레이(Emitter array)
그림2-3.Cone Type Emitter.
그림2-4.모서리 에미터의 구조
그림2-5.방출 표면에서 전장의 세기를 증가 시키기 위한 여러 가지
형태의 모서리 에미터들을 위에서 본 모양.
그림2-6.고압 파괴와 전자의 충전 문제를 해결하기 위한 스페이서 구조.
그림2-7. 시간에 따른 형광체 효율의 전형적인 열화 특성
그림2-8. 전계 방출 현상
그림3-1. FED의 구성을 보여주는 단면도
그림3-2. 수동 화소형의 경우, 능동 화소형의 경우
그림3-3. 펄스 높이 변조 방식, 펄스 너비 변조 방식
그림3-4. 화소에 대 화소 방법에 의한 칼라 FED 구현 방법
그림3-5. 화소 대 화소 방법으로 칼라 FED를 구현하는 경우의 화소 배치의 예.
(a) 삼색을 기본 화소 단위로 사용한 경우
(b) 4:2:2형의 색상정보 체계에 따른 화소배치방법
그림3-6. 수직형 구조와 수평형 구조
그림3-7. 아노드 스위칭 방법을 이용하여 구현된 FED의 구성도
그림4-1. 실리콘 팁의 제조공정과 모양
그림4-2. 금속팁의 제조과정
그림4-3. MIM의 구조 및 동작원리
그림4-4. CNT의 기본 구조
그림4-5. CNT FED의 기본 구조
그림4-6. 고전압 FED구조
그림4-7. 저전압 FED구조
그림4-8. 스페이서의 배열
그림4-9. 게터배치일례

본문내용

1장. Introduction

FED는 평판표시소자의 하나로 양극과 사이의 강한 전계에 의해 각 픽셀의 전자총으로부터 방출된 전자가 형광체에 충돌하여 형광체에서 빛을 발하는 현상을 이용한 표시소자이다. 이와 같은 FED는 넓은 시야각, 우수한 해상도, 낮은 구동 전압, 온도에 대한 안정성 등 기존의 CRT에 비해 많은 장점을 가지고 있다. 따라서 FED는 현재 군사용 장비, 비디오 카메라용 뷰 파인더(view finder) 등에 이용되고 있으며, 향후 자동차 운행 시스템(car navigation system), 노트북 컴퓨터, HDTV (high definition television) 등에도 널리 사용될 전망이다.


2장. FED의 구조

기본 구성요소로는 FEA패널, 아노드판(anode plate), 구동회로가 있다. 우선 FEA패널은 보통 복수개의 전개 방출소자가 모여 하나의 표시 단위인 화소를 형성하고 다시 이 화소가 2차원적으로 배열한 형태로 구성된다. 이 방법의 단점 보완 방법은 개별 방출 소자의 불균일한 특성을 보완하기 위함이고 그리고 개별 FED팁의 방출 전류를 줄여 안정성을 도모하기 위함이다. 아노드판은 FEA패널에 대하여 수백내지 수천 볼트의 직류전압이 인가되어 방출된 전자를 가속 시켜 끌어 들이도록 되어 있고, 가속된 전자는 아노드판의 FEA패널 쪽 표면에 도포된 형광막에서 가시광선으로 변환 된다. 이를 위해 아노드 판은 유리 같은 투명한 판위에 ITO(indium tin oxide)등의 투명 전극을 형성하고 그 위에 다시 형광막을 입히는 것으로 구성된다. 마지막으로 구동회로는 제어논리 회로부분, 열 구동회로, 행 구동회로로 구성된다.

참고문헌

[주병권], “FED의 기술 동향”, 산업자원부-평판디스플레이의 기술 및 표준화 동향 세미나, 기술표준원, p117~157 (2002.5)
[송윤호], “Development Trend and Prospect of FED”, ETRI 기반기술연구
[유호천],“카본나노튜브를 사용한 FED의 최신 기술동향”, 한국과학기술정보연구원
[나카모토마사유키],“Monthly 'DISPLAY' July 2005”, Techno Times of JapanA

태그 FED 그림, 전자 형광체, 에미터 방출, 스페이서 화소, 스페 구조

도움말

이 문서는 한글워디안, 한글2002 이상의 버전에서만 확인하실 수 있습니다.
구매에 참고하시기 바랍니다.

자료평가

아직 평가한 내용이 없습니다.

오늘 본 자료

  • 오늘 본 자료가 없습니다.
  • img

    저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하 며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객 센터에 신고해 주시기 바랍니다.