레포트샵

fileicon[전자공학]알테라(Altera) 를 이용한 디지털 시계 구현

이전

  • 1전자공학 알테라(Altera) 를 이용한 디지털 시계 구현1
  • 2전자공학 알테라(Altera) 를 이용한 디지털 시계 구현2
  • 3전자공학 알테라(Altera) 를 이용한 디지털 시계 구현3
  • 4전자공학 알테라(Altera) 를 이용한 디지털 시계 구현4
  • 5전자공학 알테라(Altera) 를 이용한 디지털 시계 구현5
  • 6전자공학 알테라(Altera) 를 이용한 디지털 시계 구현6
  • 7전자공학 알테라(Altera) 를 이용한 디지털 시계 구현7
  • 8전자공학 알테라(Altera) 를 이용한 디지털 시계 구현8
  • 9전자공학 알테라(Altera) 를 이용한 디지털 시계 구현9
  • 10전자공학 알테라(Altera) 를 이용한 디지털 시계 구현10
  • 11전자공학 알테라(Altera) 를 이용한 디지털 시계 구현11
  • 12전자공학 알테라(Altera) 를 이용한 디지털 시계 구현12
  • 13전자공학 알테라(Altera) 를 이용한 디지털 시계 구현13
  • 14전자공학 알테라(Altera) 를 이용한 디지털 시계 구현14
  • 15전자공학 알테라(Altera) 를 이용한 디지털 시계 구현15
  • 16전자공학 알테라(Altera) 를 이용한 디지털 시계 구현16
  • 17전자공학 알테라(Altera) 를 이용한 디지털 시계 구현17
  • 18전자공학 알테라(Altera) 를 이용한 디지털 시계 구현18
  • 19전자공학 알테라(Altera) 를 이용한 디지털 시계 구현19
  • 20전자공학 알테라(Altera) 를 이용한 디지털 시계 구현20

다음

  • 최대 100페이지까지 확대보기 서비스를 제공합니다.

> 레포트 > 공학계열 > 자료상세보기 (자료번호:136290)

구매가격
1,000원 할인쿠폰900원
등록/수정
2006.08.11 / 2006.08.12
파일형식
fileiconhwp(아래아한글2002) [무료뷰어다운]
페이지수
20페이지
자료평가
est1est2est3est4est5(평가 1건)
등록자
himagic369
  • 다운로드
  • 장바구니 담기

닫기

이전큰이미지 다음큰이미지
  • 트위터
  • 페이스북
신규가입 200원 적립! + 10% 할인쿠폰 3장지급! banner구매자료를 평가하면 현금처럼 3%지급!

소개글

[전자공학]알테라(Altera) 를 이용한 디지털 시계 구현에 대한 자료입니다.

하고 싶은 말

1. 실험목적
⇒ 디지털 시계 구현을 통해 디지털 시스템 설계 능력을 배양하자.
⇒ 규모가 있는 실제 응용회로 구현을 통해 simulation & verification의 중요성 이해.
2. 사용 부품 및 계측기
⇒ 알테라(Altera)
3. 이론적 내용 및 모의실험
① 카운터 설계
◎ MOD-3 카운터
왼쪽 그림은 MOD-3 카운터의 회로도이다.
카운터의 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW를 입력하고 UP입력단에 입력 클럭이 인가되면 출력값은 0000 ~ 1111 값이 출력되게 되는데 MOD-3 카운터를 설계하여야 되므로 0000, 0001, 0010의 출력값이 출력된 후 0011이 되었을때 1이 출력되는 값을 NAND GATE의 입력값으로 넣으면 그 출력값으로 0이 출력되게 된다. 이 출력값이 74193의 LOAD단자의 입력값으로 넣으면 입력 ABCD = 0 값이 LOAD되어 다시 0000 부터 카운터가 된다. 위의 그림에서 붉은 선은 클럭을 나타낸 것이고 회로에서 보면 출력단자에 OUTCK이 있는데 이 단자의 기능은 클럭이 3번 인가되어 다시 LOAD될때 그 캐리값을 다음 카운터의 클럭으로 넣어주기 위해 만들어 놓은것이다.

목차

1. 실험목적

2. 사용 부품 및 계측기

3. 이론적 내용 및 모의실험
②. 분주기 설계
③ 시계 및 시 조정 회로 설계시 조정회로알람회로 설계
⑤ STOP WATCH 설계 및 동작원리
⑥ 세그먼트표시기
⑧ WATCH, ALARM, STOP WATCH 모드변환 회로디지털 시계 전체 회로도

4.유의사항

본문내용

1. 실험목적
⇒ 디지털 시계 구현을 통해 디지털 시스템 설계 능력을 배양하자.
⇒ 규모가 있는 실제 응용회로 구현을 통해 simulation & verification의 중요성 이해.
2. 사용 부품 및 계측기
⇒ 알테라(Altera)
3. 이론적 내용 및 모의실험
① 카운터 설계
◎ MOD-3 카운터
왼쪽 그림은 MOD-3 카운터의 회로도이다.
카운터의 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW를 입력하고 UP입력단에 입력 클럭이 인가되면 출력값은 0000 ~ 1111 값이 출력되게 되는데 MOD-3 카운터를 설계하여야 되므로 0000, 0001, 0010의 출력값이 출력된 후 0011이 되었을때 1이 출력되는 값을 NAND GATE의 입력값으로 넣으면 그 출력값으로 0이 출력되게 된다. 이 출력값이 74193의 LOAD단자의 입력값으로 넣으면 입력 ABCD = 0 값이 LOAD되어 다시 0000 부터 카운터가 된다. 위의 그림에서 붉은 선은 클럭을 나타낸 것이고 회로에서 보면 출력단자에 OUTCK이 있는데 이 단자의 기능은 클럭이 3번 인가되어 다시 LOAD될때 그 캐리값을 다음 카운터의 클럭으로 넣어주기 위해 만들어 놓은것이다.

태그 디지털 시계, 디지털시계, 알테라, Altera, altera

도움말

이 문서는 한글워디안, 한글2002 이상의 버전에서만 확인하실 수 있습니다.
구매에 참고하시기 바랍니다.

자료평가

자료평가0자료평가0자료평가0자료평가0자료평가0
기본적인 참고는 아주 잘 됩니다.
joonun*** (2009.06.14 16:32:01)

오늘 본 자료

  • 오늘 본 자료가 없습니다.
  • img

    저작권 관련 사항 정보 및 게시물 내용의 진실성에 대하여 레포트샵은 보증하지 아니하 며, 해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지됩니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객 센터에 신고해 주시기 바랍니다.